首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124939
 
资料名称:ADuC847BS62-3
 
文件大小: 1109.89K
   
说明
 
介绍:
MicroConverter Multichannel 24-/16-Bit ADCs with Embedded 62 kB Flash and Single-Cycle MCU
 
 


: 点此下载
  浏览型号ADuC847BS62-3的Datasheet PDF文件第9页
9
浏览型号ADuC847BS62-3的Datasheet PDF文件第10页
10
浏览型号ADuC847BS62-3的Datasheet PDF文件第11页
11
浏览型号ADuC847BS62-3的Datasheet PDF文件第12页
12

13
浏览型号ADuC847BS62-3的Datasheet PDF文件第14页
14
浏览型号ADuC847BS62-3的Datasheet PDF文件第15页
15
浏览型号ADuC847BS62-3的Datasheet PDF文件第16页
16
浏览型号ADuC847BS62-3的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
aduc845/aduc847/aduc848
rev. 一个 | 页 13 的 108
管脚 非:
52-mqfp
管脚 非:
56-csp
Mnemonic
典型值e
1
描述
25 27
p3.7/rd
外部 数据 记忆 读 strobe. 这个管脚 使能 这 数据 从 一个 外部
数据 记忆 至 端口 0.
20, 34, 48
22, 36, 51
DV
DD
s 数字的 供应 电压.
21, 35, 47
23, 37,
38, 50
dgnd s 数字的 地面.
26 28 sclk (i
2
c) i/o
串行 接口 时钟 为 这 i
2
c 接口. 作 一个 输入, 这个 管脚 是 一个 施密特-
triggered 输入. 一个 弱 在ternal 拉-向上 是 呈现在 这个 管脚 除非 它 是
outputting 逻辑 低. 这个 管脚 能 也 是 控制 在 软件 作 一个 数字的
输出 管脚.
27 29 sdata i/o
串行 数据 管脚 为 这 i
2
c 接口. 作 一个 输入, 这个 管脚 有 一个 弱 内部的 拉-
向上 呈现 除非 它 是 outputting 逻辑 低.
28–31,
36–39
30–33,
39–42
p2.0–p2.7 i/o
端口 2 是 一个 双向的 端口 和 内部的 拉-向上 电阻器. 端口 2 管脚 那 有
1s 写 至 它们 是 牵引的 高 用 这 内部的 拉-向上 电阻器, 和 在 那
状态 能 是 使用 作 输入. 作 输入, 端口 2 管脚 正在 牵引的 externally 低
源 电流 因为 的 the 内部的 拉-向上 电阻器. 端口 2 emits 这 middle
和 高-顺序 地址 字节 在 accesses 至 这 24-位 外部 数据
记忆 空间.
端口 2 管脚 也 有 这 各种各样的 secondary 功能 描述 在下.
28 30 p2.0/sclock (spi)
串行 接口 时钟 为 这 spi 接口. 作 一个 输入 这个 管脚 是 一个 施密特-
triggered 输入. 一个 弱 在ternal 拉-向上 是 呈现在 这个 管脚 除非 它 是
outputting 逻辑 低.
29 31 p2.1/mosi
串行 主控 输出/从动装置 输入 数据 for 这 spi 接口. 一个 强 内部的
拉-向上 是 呈现 在 这个管脚 当 这 spi 接口 输出 一个 逻辑 高. 一个
强 内部的 拉-向下 是 呈现 在这个 管脚 当 这 spi 接口 输出 一个
逻辑 低.
30 32 p2.2/miso
主控 输入/从动装置 输出 为 这 spi interface. 一个 弱 拉-向上 是 呈现 在 这个
输入 管脚.
31 33
p2.3/ss
/t2
从动装置 选择 输入 为 这 spi 接口. 一个弱 拉-向上 是 呈现 在 这个 管脚.
为 两个都 包装 选项, 这个 管脚 能 也 是 使用 至 提供 一个 时钟 输入 至
计时器 2. 当 使能, 计数器 2 是 incremented 在 回馈 至 一个 负的
转变 在 这 t2 输入 管脚.
36 39 p2.4/t2ex
控制 输入 至 计时器 2. 当 使能,一个 负的 转变 在 这 t2ex 输入
管脚 导致 一个 计时器 2 俘获 或者 再装填 事件.
37 40 p2.5/pwm0 如果 这 pwm 是 使能, 这 pwm0 输出 呈现 在 这个 管脚.
38 41 p2.6/pwm1 如果 这 pwm 是 使能,这 pwm1 输出 呈现 在 这个 管脚.
39 42 p2.7/pwmclk 如果 这 pwm 是 使能, 一个 external pwm 时钟 能 是 提供 在 这个 管脚.
32 34 XTAL1 I 输入 至 这 结晶 振荡器 反相器.
33 35 xtal2 O
输出 从 这 结晶 振荡器 反相器. 看 这 硬件 设计
仔细考虑 部分 为 一个 描述.
40 43
EA
外部 进入 使能, 逻辑 输入. when 使保持 高, 这个 输入 使能 这
设备 至 fetch 代号 从 内部的 程序 记忆 locations 0000h 至 f7ffh.
非 外部 程序 记忆 进入 是有 在 这 aduc845, aduc847, 或者
aduc848. 至 决定 这 模式 的 代号 执行, 这 ea
管脚 是 抽样 在
这 终止 的 一个 外部 重置 assertion 或者 作 部分 的 一个 设备 电源 循环. ea
也 是 使用 作 一个 外部 emulation i/o 管脚, 和 因此 这 电压 水平的 在
这个 管脚 必须 不 是 changed 在 正常的 运作 因为 这个 might
导致 一个 emulation 中断 那 halts 代号 执行.
41 44
PSEN
O
程序 store 使能, 逻辑 输出. 这个函数 是 不 使用 在 这 aduc845,
aduc847, 或者 aduc848. 这个 管脚 仍然是 高 在 内部的 程序 执行.
PSEN
能 也 是 使用 至 使能 串行 下载 模式 当 牵引的 低
通过 一个 电阻 在 这 终止 的 一个 外部 重置 assertion 或者 作 部分 的 一个 设备
电源 循环.
42 45 ale O
地址 获得 使能, 逻辑 输出. 这个 输出 是 使用 至 获得 这 低 字节
(和 页 字节 为 24-位 数据 地址 空间 accesses) 的 这 地址 至 外部
记忆 在 外部 数据 记忆 一个ccess 循环. 它 能 是 无能 用
设置 这 pcon.4 位 在 这 pcon sfr.
footnotes 在 终止 的 表格.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com