首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:128685
 
资料名称:CS61574A-IP1
 
文件大小: 651.2K
   
说明
 
介绍:
T1/E1 LINE INTERFACE
 
 


: 点此下载
  浏览型号CS61574A-IP1的Datasheet PDF文件第21页
21
浏览型号CS61574A-IP1的Datasheet PDF文件第22页
22
浏览型号CS61574A-IP1的Datasheet PDF文件第23页
23
浏览型号CS61574A-IP1的Datasheet PDF文件第24页
24

25
浏览型号CS61574A-IP1的Datasheet PDF文件第26页
26
浏览型号CS61574A-IP1的Datasheet PDF文件第27页
27
浏览型号CS61574A-IP1的Datasheet PDF文件第28页
28
浏览型号CS61574A-IP1的Datasheet PDF文件第29页
29
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
taos - transmit 所有 ones 选择, 管脚 28. (硬件 和 扩展 硬件 模式)
设置 taos 至 一个 逻辑 1 导致 持续的 ones 至 是 transmitted 在 这 频率 决定
用 tclk.
tcode - 传输者 encoder 选择, 管脚 4. (扩展 硬件 模式)
设置
tcode 低 使能 b8zs 或者 hdb3 零 substitution 在 这 传输者 encoder. 设置
tcode 高 使能 这 ami 传输者 encoder .
数据
rclk - recovered 时钟, 管脚 8.
这 接受者 recovered 时钟 发生 用 这 jitter attenuator 是 输出 在 这个 管脚.当 在 这
丧失 的 信号 状态 aclki (如果 呈现) 是 输出 在 rclk 通过 这 jitter attenuator. 如果 aclki 是
不 呈现 在 los, rclk 是 强迫 至 这 中心 频率 的 这 结晶 振荡器..
rdata - receive 数据 - 管脚 7. (扩展 硬件 模式)
数据 recovered 从 这 rtip 和 rring 输入 是 输出 在 这个 管脚, 之后 正在 解码 用 这
线条 代号 解码器. rdata 是 nrz. rdata 是 稳固的 和 有效的 在 这 下落 边缘 的 rclk.
rpos, rneg - receive 积极的 数据, receive 负的 数据, 管脚 6 和 7. (hardware 和 host
模式)
这 接受者 recovered nrz 数字的 数据 是 输出 在 这些 管脚. 在 这 硬件 模式, rpos
和 rneg 是 稳固的 和 有效的 在 这 rising 边缘 的 rclk. 在 这 host 模式, clke 确定
这 时钟 边缘 为 这个 rpos 和 rneg 是 稳固的 和 有效的. 看 表格 5. 一个 积极的 脉冲波
(和 遵守 至 地面) received 在 这 rtip 管脚 发生 一个 逻辑 1 在 rpos, 和 一个 积极的
脉冲波 received 在 这 rring 管脚 发生 一个 逻辑 1 在 rneg.
rtip, rring - receive tip, receive 环绕, 管脚 19 和 20.
这 ami receive 信号 是 输入 至 这些 管脚. 一个 中心-抽头的, 中心-grounded, 2:1, step-up
变压器 是 必需的 在 这些 输入, 作 显示 在 图示 a1 在 这
产品
部分. 数据
和 时钟 是 recovered 和 输出 在 rclk 和 rpos/rneg 或者 rdata.
tclk - transmit 时钟, 管脚 2.
the1.544 mhz (或者 2.048 mhz) transmit 时钟 是 输入 在 这个 pin. tpos/tneg 或者 tdata 是
抽样 在 这 下落 边缘 的 tclk.
tdata - transmit 数据, 管脚 3. (扩展 硬件 模式)
传输者 nrz 输入 数据 这个 passes 通过 这 线条 代号 encoder, 和 是 然后 驱动 在 至
这 线条 通过 ttip 和 tring. tdata 是 抽样 在 这 下落 边缘 的 tclk.
tpos, tneg - transmit 积极的 数据, transmit 负的 数据, 管脚 3 和 4. (hardware 和
host 模式)
输入 为 时钟 和 数据 至 是 transmitted. 这 信号 是 驱动 在 至 这 线条 通过 ttip 和
tring. tpos 和 tneg 是 抽样 在 这 下落 边缘 的 tclk. 一个 tpos 输入 导致 一个
积极的 脉冲波 至 是 transmitted, 当 一个 tneg 输入 导致 一个 负的 脉冲波 至 是 transmitted.
cs61574a cs61575
DS154F2 25
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com