asahi kasei [AK4516A]
m0026-e-00 1998/08
- 14 -
控制 寄存器 r/w 定时
这 数据 在 这 4 线 串行 接口 组成 的 运算-代号(3bit), 地址(lsb-第一, 5bit) 和 控制 数据
(lsb-第一, 8bit). 这 transmitting 数据 是 输出 至 各自 位 用 "
↓
" 的 cclk, 这 接到 数据 是 latched 用 "
↑
"
的 cclk. writing 数据 变为 有效的 用 "
↑
" 的 cs. 读 数据 变为 hi-z(floating) 用 "
↑
" 的 cs.
cs 应当 是 使保持 至 "h" 在 非 进入. 在 情况 的 连接 在 cdti 和 cdto, 这 i/f 能 是 也
控制 用 3-线.
cclk 总是 needs 16 edges 的 "
↑
" 在
CS
="l". 读/writing 的 这 地址 除了 00h
∼
0dh 是
inhibited.
读/writing 的 这 控制 寄存器 用 除了 op0=op1="1" 是 invalid.
op0- op2: 运算- 代号 (111:写, 110:读)
a0- a4: 地址
d0- d7: 控制 数据
图示 5 . 控制 数据 定时