首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:133006
 
资料名称:AM42BDS640AGTC8IT
 
文件大小: 1060.27K
   
说明
 
介绍:
Stacked Multi-Chip Package (MCP) Flash Memory and SRAM
 
 


: 点此下载
  浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第9页
9
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第10页
10
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第11页
11
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第12页
12

13
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第14页
14
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第15页
15
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第16页
16
浏览型号AM42BDS640AGTC8IT的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
12 Am42BDS640AG
十一月 1, 2002
初步的
表格 1. 设备 总线 行动
legend:
l = 逻辑 低 = v
IL
, h = 逻辑 高 = v
IH
, v
ID
= 9–11 v, v
HH
= 9.0 ± 0.5 v, x = don’t care, 一个
= 地址 在, d
= 数据 在, d
输出
= 数据 输出
= 起作用的 边缘 的 clk, = 脉冲波 低, = rising 边缘 的 脉冲波 低
注释:
1. 其它 行动 除了 为 那些 表明 在 这个 column 是
inhibited.
2. 做 不 应用 ce#f = v
IL
, ce1#s = v
IL
和 ce2s = v
IH
在 这 一样
时间.
3. 也 ce1#s = v
IH
或者 ce2s = v
IL
将 使不能运转 这 sram. 如果 一个 的
这些 情况 是 真实, 这 其它 ce 输入 是 don’t 小心.
4. x = don’t 小心 或者 打开 lb#s 或者 ub#s.
5. default 边缘 的 clk 是 这 rising 边缘.
6. 这 sector 保护 和 sector unprotect 功能 将 也 是
执行 通过 程序编制 设备. 看 这“Sector
锁/unlock command sequence”部分.
7. 如果 acc = v
HH
, 所有 sectors 将 是 保护.
8. 如果 wp# = v
IL
, sectors 0,1 (bottom 激励) 或者 sectors 132, 133 (top
激励) 是 保护. 如果 wp# = v
IH
, 这 保护 应用 至 这
aforementioned sectors 取决于 在 whether 它们 是 last
保护 或者 unprotected 使用 这 方法 描述 在
“Sector
锁/unlock command sequence”
. 便条 那 wp# 必须 不 是 left
floating 或者 unconnected.
运作 CE#f
CE1#s CE2s
OE# WE#
一个
[21–0]
DQ
[15–8]
DQ
[7–0]
LB#s UB#s
RESET# CLK AVD#
(便条 3) (便条 4)
异步的 读 从 flash,
地址 latched
LH LLH
一个
i/o X X H X
异步的 读 从 flash,
地址 稳步的 状态
LH LLH
一个
i/o X X H X L
异步的 写 至 flash L H L H L
一个
i/o X X H x l
同步的 写 至 flash L H L H L
一个
i/o X X H X
ce# 备用物品 H H L X X hi-z hi-z X X H X X
输出 使不能运转 L
HL
H H hi-z hi-z hi-z
LX
HXX
HL XL
硬件 重置 X H L X X hi-z hi-z hi-z X X L X X
读 从 sram H L H L H
一个
D
输出
D
输出
LL
HXX
D
输出
hi-z H L
hi-z
D
输出
LH
wirte 至 sram H L H X L
一个
D
D
LL
HXX
D
hi-z H L
hi-z
D
LH
flash burst 读 行动
加载 开始 burst 地址 L H L X H 地址 在 X X X H
进步 burst 至 next 地址 和
适合的 数据 提交 在 这
数据 总线
LH LLH
Z
Burst
数据 输出
XX H H
terminate 电流 burst 读 循环 H H L X H hi-z hi-z X X H X
terminate 电流 burst 读 循环
通过 reset#
XH lxhhi-z hi-z XX L XX
terminate 电流 burst 读 循环
和 开始 新 burst 读 循环
L H L X H hi-z i/o X X H
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com