8 Am41DL6408H
十一月 24, 2003
进步 信息
管脚 描述
A18–A0 = 19 地址 输入 (一般)
a21–a19, 一个-1 = 4 地址 输入 (flash)
SA = 最高的 顺序 地址 管脚 (sram)
字节 模式
DQ15–DQ0 = 16 数据 输入/输出 (一般)
CE#f = 碎片 使能 (flash)
CE#s = 碎片 使能 (sram)
OE# = 输出 使能 (一般)
WE# = 写 使能 (一般)
ry/by# = 准备好/busy 输出
UB#s = upper 字节 控制 (sram)
LB#s = 更小的 字节 控制 (sram)
CIOf = i/o 配置 (flash)
ciof = v
IH
= 文字 模式 (x16),
ciof = v
IL
= 字节 模式 (x8)
CIOs = i/o 配置 (sram)
cios = v
IH
= 文字 模式 (x16),
cios = v
IL
= 字节 模式 (x8)
RESET# = 硬件 重置 管脚, 起作用的 低
wp#/acc = 硬件 写 保护/
acceleration 管脚 (flash)
V
CC
f = flash 3.0 volt-仅有的 单独的 电源 sup-
ply (看 产品 选择 手册 为
速 选项 和 电压 供应
容忍)
V
CC
s = sram 电源 供应
V
SS
= 设备 地面 (一般)
NC = 管脚 不 连接 内部
逻辑 标识
19
16 或者 8
DQ15–DQ0
A18–A0
CE#f
OE#
WE#
RESET#
UB#s
ry/by#
wp#/acc
SA
a21–a19, 一个-1
LB#s
CIOf
CIOs
CE1#s
CE2s