4 Am42BDS640AG
十一月 1, 2002
初步的
图示 24. alternate 同步的 程序 运作 timings ..... 54
图示 25. 碎片/sector 擦掉 command sequence....................... 55
图示 26. accelerated unlock 绕过 程序编制 定时......... 56
图示 27. data# polling timings (在 Embedded algorithm) ... 57
图示 28. toggle 位 timings (在 Embedded algorithm)......... 57
图示 29. 同步的 数据 polling timings/toggle 位 timings . 58
图示 30. latency 和 boundary 越过 ................................... 59
图示 31. latency 和 boundary 越过
在 程序/擦掉 bank................................................................ 60
图示 32. 例子 的 wait states 嵌入 (标准
Handshaking 设备)...................................................................... 61
图示 33. 后面的-至-后面的 读/写 循环 timings....................... 62
sram 交流 特性 . . . . . . . . . . . . . . . . . . 63
读 循环............................................................................. 63
图示 34. sram 读 cycle—address 控制....................... 63
图示 35. sram 读 循环......................................................... 64
写 循环 ............................................................................. 65
图示 36. sram 写 cycle—we# 控制 ................................ 65
图示 37. sram 写 cycle—ce1#s 控制 ............................. 66
图示 38. sram 写 cycle—ub#s 和 lb#s 控制 ............... 67
flash 擦掉 和 程序编制 效能 . 68
flash latchup 特性. . . . . . . . . . . . . . . 68
包装 管脚 电容 . . . . . . . . . . . . . . . . . . 68
flash 数据 保持 . . . . . . . . . . . . . . . . . . . . . . 68
sram 数据 保持 . . . . . . . . . . . . . . . . . . . . . 69
图示 39. ce1#s 控制 数据 保持 模式....................... 69
图示 40. ce2s 控制 数据 保持 模式......................... 69
物理的 维度 . . . . . . . . . . . . . . . . . . . . . . 70
fsc093—93-球 fine-程度 grid 排列 8 x 11.6 mm ............ 70
修订 summary . . . . . . . . . . . . . . . . . . . . . . . . 71
修订 一个 (将 20, 2002) ..................................................... 71