13
at89c5130a/31a-m
4337c–usb–02/05
时钟 控制
介绍
这 at89c5130a/31a-m 时钟 控制 是 为基础 在 一个 在-碎片 振荡器 feeding 一个
在-碎片 阶段 锁 循环 (pll). 所有 这 内部的 clocks 至 这 peripherals 和 cpu 核心
是 发生 用 这个 控制.
这 at89c5130a/31a-m x1 和 x2 管脚 是 这 输入 和 这 输出 的 一个 单独的-平台
在-碎片 反相器 (看 图示 5) 那 能 是 配置 和 止-碎片 组件 作 一个
pierce 振荡器 (看 图示 6). 值 的 电容 和 结晶 特性 是
详细地 在 这 部分 “dc characteristics”.
这 x1 管脚 能 也 是 使用 作 输入 为 一个 外部 48 mhz 时钟.
这 时钟 控制 输出 三 不同的 clocks 作 显示 在 图示 5:
• 一个 时钟 为 这 cpu 核心
• 一个 时钟 为 这 peripherals 这个 是 使用 至 发生 这 计时器, pca, wd, 和 端口
抽样 clocks
• 一个 时钟 为 这 usb 控制
这些 clocks 是 使能 或者 无能取决于 在 这 电源 减少 模式 作
详细地 在 部分 “power management”, 页 153.
图示 5.
振荡器 块 图解
振荡器
二 时钟 来源 是 有 为 cpu:
• 结晶 振荡器 在 x1 和 x2 管脚: 向上 至 32 mhz
• 外部 48 mhz 时钟 在 x1 管脚
在 顺序 至 优化 这 电源 消耗量, 这 振荡器 反相器 是 inactive 当 这
pll 输出 是 不 选择 为 这 usb 设备.
X1
X2
PD
pcon.1
IDL
pcon.0
附带的
cpu 核心
0
1
X2
ckcon.0
÷
2
时钟
时钟
EXT48
pllcon.2
0
1
PLL
USB
时钟