7
at17lv65/128/256/512/010/002/040
2321e–cnfg–06/03
CE
碎片 使能 输入 (起作用的 低). 一个 低 水平的 (和 oe 高) 准许 clk 至 increment 这
地址 计数器 和 使能 这 数据 输出 驱动器. 一个 高 水平的 在 ce
使不能运转 两个都
这 地址 和 位 counters 和 forces 这 设备 在 一个 低-电源 备用物品 模式.
便条 那 这个 管脚 将
不
使能/使不能运转 这 设备 在 这 二-线 串行 程序编制
模式 (ser_en
低).
地
地面 管脚. 一个 0.2 µf 解耦 电容 在 v
CC
和 地 是 推荐.
CEO
碎片 使能 输出 (起作用的 低). 这个 输出 变得 低 当 这 地址 计数器 有
reached 它的 最大 值. 在 一个 daisy chain 的 at17lv 序列 设备, 这 ceo
管脚 的
一个 设备 必须 是 连接 至 这 ce
输入 的 这 next 设备 在 这 chain. 它 将 停留
低 作 长 作 ce
是 低 和 oe 是 高. 它 将 然后 follow ce 直到 oe 变得 低;
thereafter, ceo
将 停留 高 直到 这 全部 可擦可编程只读存储器 是 读 又一次.
A2
设备 选择 输入, a2. 这个 是 使用 至 使能 (或者 选择) 这 设备 在 program-
ming (i.e., 当 ser_en
是 低). a2 有 一个 内部的 拉-向下 电阻.
准备好
打开 集电级 重置 状态 指示信号. 驱动 低 在 电源-向上 重置, released 当
电源-向上 是 完全. 它 是 推荐 至 使用 一个 4.7 k
Ω
拉-向上 电阻 当 这个 管脚
是 使用.
ser_en
串行 使能 必须 是 使保持 高 在 fpga 加载 行动. bringing ser_en
低 使能 这 二-线 串行 程序编制 模式. 为 非-isp 产品,
ser_en
应当 是 系 至 v
CC
.
V
CC
3.3v (±10%) 和 5.0v (±5% commercial, ±10% industrial) 电源 供应 pin.