9
atmega163(l)
1142e–avr–02/03
这 1,024 字节 数据 sram 能 是 容易地 accessed 通过 这 five 不同的 地址-
ing 模式 supported 在 这 avr architecture.
这 记忆 spaces 在 这 avr
architecture 是 所有 直线的 和 regular 记忆 maps.
一个 有伸缩性的 中断 单元 有 它的 控制 寄存器 在 这 i/o 空间 和 一个 额外的
global 中断 使能 位 在 这 状态 寄存器. 所有 中断 有 一个 独立的 中断
vector 在 这 中断 vector 表格 在 这 beginning 的 这 程序 记忆. 这 inter-
rupts 有 priority 在 一致 和 它们的 中断 vector 位置. 这 更小的 这
中断 vector 地址, 这 高等级的 这 priority.
图示 6.
记忆 maps
$0000
$1FFF
程序 记忆
应用 flash 部分
激励 flash 部分