br24l08-w / br24l08f-w / br24l08fj-w
记忆 ics
br24l08fv-w / br24l08fvm-w
4/25
z
块 图解
1
A0
A1 2
A2 3
地 4
V
CC
8
WP7
6 SCL
SDA5
32kbit 可擦可编程只读存储器 排列
控制 逻辑
高 电压 发生器 vcc 水平的 发现
10bit
8bit
ACK
STOPSTART
地址
解码器
从动装置 文字
地址 寄存器
10bit
数据
寄存器
图.2 块 图解
z
管脚 配置
br24l08-w
br24l08f-w
br24l08fj-w
br24l08fv-w
br24l08fvm-w
V
CC
A0
WP
A1
SCL
A2
SDA
地
1234
5678
图.3 管脚 布局
z
管脚 名字
写 保护 输入
电源 供应
函数
地面 (0v)
从动装置 地址 设置
串行 时钟 输入
SDA
V
CC
A2
管脚 名字
地
WP
SCL
i / o
−
−
在
输出 的 usea0, a1
−
在
在
在 / 输出
从动装置 和 文字 地址,
串行 数据 输入, 串行 数据 输出
∗
1 一个 打开 流 输出 需要 一个 拉-向上 电阻.
∗
1