5/29
m24c16, m24c08, m24c04, m24c02, m24c01
信号 描述
串行 时钟 (scl).
这个 输入 信号 是 使用 至
strobe 所有 数据 在 和 输出 的 这 设备. 在 applica-
tions 在哪里 这个 信号 是 使用 用 从动装置 设备 至
同步 这 总线 至 一个 slower 时钟, 这 总线
主控 必须 有 一个 打开 流 输出, 和 一个
拉-向上 电阻 能 是 连接 从 串行
时钟 (scl) 至 v
CC
. (图示 4.indicates 如何 这
值 的 这 拉-向上 电阻 能 是 计算). 在
大多数 产品, though, 这个 方法 的 synchro-
nization 是 不 运用, 和 所以 这 拉-向上 resis-
tor 是 不 需要, 提供 那 这 总线 主控
有 一个 推-拉 (相当 比 打开 流) 输出.
串行 数据 (sda).
这个 bi-directional 信号 是
使用 至 转移 数据 在 或者 输出 的 这 设备. 它 是 一个
打开 流 输出 那 将 是 线-或者’ed 和
其它 打开 流 或者 打开 集电级 信号 在 这
总线. 一个 拉 向上 电阻 必须 是 连接 从 se-
rial 数据 (sda) 至 v
CC
. (图示 4.indicates 如何
这 值 的 这 拉-向上 电阻 能 是 计算).
碎片 使能 (e0, e1, e2).
这些 输入 信号
是 使用 至 设置 这 值 那 是 至 是 looked 为 在
这 三 least 重大的 位 (b3, b2, b1) 的 这 7-
位 设备 选择 代号. 这些 输入 必须 是 系
至 v
CC
或者 v
SS
, 至 establish 这 设备 选择
代号.
写 控制 (wc
).
这个 输入 信号 是 有用的
为 protecting 这 全部 内容 的 这 记忆
从 inadvertent 写 行动. 写 opera-
tions 是 无能 至 这 全部 记忆 排列 当
写 控制 (wc
) 是 驱动 高. 当 uncon-
nected, 这 信号 是 内部 读 作 v
IL
, 和
写 行动 是 允许.
当 写 控制 (wc
) 是 驱动 高, 设备
选择 和 地址 字节 是 acknowledged,
数据 字节 是 不 acknowledged.
图示 4. 最大 r
L
值 相比 总线 电容 (c
总线
) 为 一个 i
2
c 总线
AI01665
V
CC
C
总线
SDA
R
L
主控
R
L
SCL
C
总线
100
0
4
8
12
16
20
C
总线
(pf)
最大 rp 值 (k
Ω
)
10
1000
fc = 400khz
fc = 100khz