mc9s12dp256b 设备 用户 手册 — v02.14
5
表格 的 内容
部分 1 介绍
1.1 overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
1.2 特性 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
1.3 模式 的 运作. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .19
1.4 块 图解 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ..20
1.5 设备 记忆 编排. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
1.6 详细地 寄存器 编排. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
1.7 部分 id assignments. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .51
部分 2 信号 描述
2.1 设备 引脚 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ..53
2.2 信号 properties summary. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .56
2.3 详细地 信号 描述. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .59
2.3.1 extal, xtal — 振荡器 管脚 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .59
2.3.2 重置 — 外部 重置 管脚. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .60
2.3.3 测试 — 测试 管脚 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .60
2.3.4 vregen — 电压 调整器 使能 管脚 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .60
2.3.5 xfc — pll 循环 过滤 管脚. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .60
2.3.6 bkgd / taghi / modc — background debug, tag 高, 和 模式 管脚. . . . . . . .60
2.3.7 pad15 / an15 / etrig1 — 端口 ad 输入 管脚 的 atd1 . . . . . . . . . . . . . . . . . . . . . .60
2.3.8 pad[14:08] / an[14:08] — 端口 ad 输入 管脚 的 atd1 . . . . . . . . . . . . . . . . . . . . . .61
2.3.9 pad7 / an07 / etrig0 — 端口 ad 输入 管脚 的 atd0 . . . . . . . . . . . . . . . . . . . . . . .61
2.3.10 pad[06:00] / an[06:00] — 端口 ad 输入 管脚 的 atd0 . . . . . . . . . . . . . . . . . . . . . .61
2.3.11 pa[7:0] / addr[15:8] / data[15:8] — 端口 一个 i/o 管脚 . . . . . . . . . . . . . . . . . . . . . . .61
2.3.12 pb[7:0] / addr[7:0] / data[7:0] — 端口 b i/o 管脚 . . . . . . . . . . . . . . . . . . . . . . . . .61
2.3.13 pe7 / noacc / xclks — 端口 e i/o 管脚 7 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .61
2.3.14 pe6 / modb / ipipe1 — 端口 e i/o 管脚 6. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .61
2.3.15 pe5 / moda / ipipe0 — 端口 e i/o 管脚 5. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
2.3.16 pe4 / eclk — 端口 e i/o 管脚 4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
2.3.17 pe3 / lstrb / taglo — 端口 e i/o 管脚 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
2.3.18 pe2 / r/w — 端口 e i/o 管脚 2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
2.3.19 pe1 / irq — 端口 e 输入 管脚 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
2.3.20 pe0 / xirq — 端口 e 输入 管脚 0. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
F
r
e
e
s
c
一个
l
e
S
e
m
i
c
o
n
d
u
c
t
o
r
,
I
freescale 半导体, 公司
为 更多 信息 在 这个 产品,
go 至: www.freescale.com
n
c
.
.
.