adsp-2186l
–13–
rev. b
这 14-管脚, 2-行 管脚 strip 标头 是 keyed 在 这 管脚 7 loca-
tion—you 必须 除去 管脚 7 从 这 标头. 这 管脚 必须
是 0.025 inch 正方形的 和 在 least 0.20 inch 在 长度. 管脚 spac-
ing 应当 是 0.1
×
0.1 英寸. 这 管脚 strip 标头 必须 有
在 least 0.15-inch clearance 在 所有 sides 至 接受 这 ez-ice
探查 plug. 管脚 strip 标头 是 有 从 vendors 此类 作
3m, mckenzie 和 samtec.
目标 记忆 接口
为 your 目标 系统 至 是 兼容 和 这 ez-ice
emu-
lator, 它 必须 遵守 和 这 记忆 接口 指导原则 列表
在下.
pm, dm, bm, iom, 和 cm
设计 程序 记忆 (pm), 数据 记忆 (dm), 字节
记忆 (bm), i/o 记忆 (iom) 和 composite 记忆
(cm) 外部 接口 至 遵守 和 worst 情况 设备 tim-
ing (所需的)东西 和 切换 特性 作 指定 在
这个 dsp’s 数据 薄板. 这 效能 的 这 ez-ice 将
approach发行 worst 情况 规格 为 一些 记忆
进入 定时 (所需的)东西 和 切换 特性.
便条: 如果 your 目标 做 不 满足 这 worst 情况 碎片 specifica-
tions 为 记忆 进入 参数, 你 将 不 是 能 至
emulate your 电路系统 在 这 desired clkin 频率. 取决于-
ing 在这 severity 的 这 规格 violation, 你 将 有
trouble 制造 your 系统 作 dsp 组件 statisti-
cally 相异 在 切换 特性 和 定时 (所需的)东西
在里面 发行 限制.
restriction: 所有 记忆 strobe 信号 在 这 adsp-2186l
(
RD
,
WR
,
PMS
,
DMS
,
BMS
,
CMS
和
IOMS
) 使用 在 your
目标 系统 必须 有 10 k
Ω
拉-向上 电阻器 连接 当
这ez-ice 是 正在 使用. 这 拉-向上 电阻器 是 需要
因为那里 是 非 内部的 拉-ups 至 保证 它们的 状态
在 prolonged 三-状态 情况 结果 从 典型
ez-ice
debugging sessions. 这些 电阻器 将 是 移除 在
your 选项 当 这 ez-ice
是 不 正在 使用.
目标 系统 接口 信号
当 这 ez-ice
板 是 安装, 这 效能 的 一些
系统 信号 改变. 设计 your 系统 至 是 兼容
和 这 下列的 系统 接口 信号 改变 introduced 用
这 ez-ice
板:
• ez-ice
emulation introduces 一个 8 ns 传播 延迟
在 your 目标 电路系统 和 这 dsp 在 这
重置
信号.
• ez-ice
emulation introduces 一个 8 ns 传播 延迟
在 your 目标 电路系统 和 这 dsp 在 这
BR
信号.
• ez-ice
emulation ignores
重置
和
BR
当 单独的-
stepping.
• ez-ice
emulation ignores
重置
和
BR
当 在 emulator
空间 (dsp halted).
• ez-ice
emulation ignores 这 状态 的 目标
BR
在 确实
模式. 作 一个 结果, 这 目标 系统 将 引领 控制 的 这
dsp’s 外部 记忆 总线 仅有的 如果 总线 grant (
BG
) 是 asserted
用 这 ez-ice
板’s dsp.