adsp-2191m
–24– rev. 0
外部 端口 读 循环 定时
表格 13和图示 12describe 外部 端口 读 行动. 为 增加al 信息 在 这 ack 信号, 看 这 discussion
在 页 23.
表格 13. 外部 端口 读 循环 定时
参数
1, 2
1
t
HCLK
是 这 附带的 时钟 时期.
2
这些 是 定时 参数 那 是 为基础 在 worst-情况 运行 情况.
最小值 最大值 单位
切换 特性
t
CSRS
碎片 选择 asserted 至
RD
asserted 延迟 0.5t
HCLK
–3 ns
t
ARS
地址 有效的 至
RD
建制 和 延迟 0.5t
HCLK
–3 ns
t
RSCS
RD
deasserted 至 碎片 select deasserted 建制 0.5t
HCLK
–2 ns
t
RW
RD
strobe pulsewidth t
HCLK
–2+W
3
3
w = (号码 的 waitstates 指定 在 wait 寄存器)
t
HCLK
.
ns
t
RSA
RD
deasserted 至 地址ess invalid 建制 0.5t
HCLK
–2 ns
t
RWR
RD
deasserted 至
WR
,
RD
Asserted t
HCLK
定时 (所需的)东西
t
AKW
ack strobe pulsewidth t
HCLK
ns
t
RDA
RD
asserted 至 数据 进入 建制 t
HCLK
–4+W
3
ns
t
ADA
地址 有效的 至数据 进入 建制 t
HCLK
+W
3
ns
t
SDA
碎片 选择 asserted 至 数据 进入 建制 t
HCLK
+W
3
ns
t
SD
数据 有效的 至
RD
deasserted 建制 7 ns
t
HRD
RD
deasserted 至 数据 invalid 支撑 0 ns
t
DRSAK
ack 延迟 从
RD
低 0 ns
图示 12. 外部 端口 读 循环 定时
D15–0
t
ARS
t
RW
t
AKW
t
CDA
t
RDA
t
ADA
t
SDA
t
SD
t
HRD
ACK
RD
A21–0
MS3–0
IOMS
BMS
t
CSRS
t
RSA
t
RSCS
t
DRSAK
WR
t
RWR