首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:211274
 
资料名称:ADSP-2195MBCA-140X
 
文件大小: 951.44K
   
说明
 
介绍:
DSP Microcomputer
 
 


: 点此下载
  浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第10页
10
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第11页
11
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第12页
12
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第13页
13

14
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第15页
15
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第16页
16
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第17页
17
浏览型号ADSP-2195MBCA-140X的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
为 电流 信息 联系 相似物 设备 在 800/262-5643
adsp-2195 九月 2001
这个 信息 应用 至 一个 产品 下面 开发. 它的 特性 和 规格 是 主题 至 改变 和-
输出 注意. 相似物 设备 假设 非 obligation 关于 future 制造 除非 其它wise agreed 至 在 writing.
14

至 exit 电源-向下 核心/peripherals 模式, 这 dsp
responds 至 一个 中断 和 (之后 500 循环 至 re-stabilize
这 pll) 重新开始 executing 说明 和 这 instruc-
tion 之后 这 空闲.
时钟 信号
这 adsp-2195 能 是 clocked 用 一个 crystal 振荡器 或者 一个
缓冲, shaped 时钟 获得 从 一个 外部 时钟 oscil-
lator. 如果 一个 结晶 振荡器 是 使用, 这 结晶 应当 是
连接 横过 这 clkin 和 xtal 管脚, 和 二
电容 连接 作 显示 在图示 6. 电容
值 是 依赖 在 crystal 类型 和 应当 是 指定
用 这 crystal 生产者. 一个 并行的-resonant, funda-
mental 频率, 微处理器-等级 结晶 应当 是
使用 为 这个 配置.
如果 一个 缓冲, shaped 时钟 是 使用, 这个 外部 时钟
connects 至 这 dsp’s clkin 管脚. clkin 输入 不能
是 halted, changed, 或者 运作 在下 这 指定
频率 在 正常的 运作. 这个 时钟 信号
应当 是 一个 ttl-兼容 信号. 当 一个 外部 时钟
是 使用, 这 xtal 输入 必须 是 left unconnected.
这 dsp 提供 一个 用户-可编程序的 1
至 32
multi-
plication 的 这 输入 时钟, 包含 一些 fractional
值, 至 support 128 外部 至 内部的 (dsp 核心) 时钟
ratios. 这 msel6–0, 绕过, 和 df 管脚 decide 这
pll multiplication 因素 在 重置. 在 runtime, 这 multipli-
cation 因素 能 是 控制 在 软件. 至 support 输入
clocks 更好 那 100 mhz, 这 pll 使用 一个 额外的
输入: 这 分隔 频率 (df) 管脚. 如果 这 输入 时钟 是
greerth一个n 100 MHz,df mustbehigh.Iftheinputclock
是 较少 比 100 mhz, df 必须 是 低. 这 结合体 的
pullup 和 拉-向下 电阻器 在图示 6设置 向上 一个 核心
时钟 比率 的 6:1, 这个 生产 一个 150 mhz 核心 时钟
从 这 25 mhz 输入. 为 其它 时钟 乘法器 settings,
看 这
adsp-219x/2191 dsp 硬件 涉及
.
这 附带的 时钟 是 有提供的 至 这 clkout 管脚.
所有 在-碎片 peripherals 为 这 adsp-2195 运作 在 这
比率 设置 用 这 附带的 时钟. 这 附带的 时钟 是
也 equal 至 这 核心 时钟 比率 或者 一个-half 这 dsp 核心
时钟 比率. 这个 选择 是 控制 用 这 iosel 位 在
这 pllctl 寄存器. 这 最大 核心 时钟
160 mhz, 和 这 最大 每ipheral 时钟
100 mhz—the 结合体 的 这 输入 时钟 和
核心/附带的 时钟 ratios 将 不 超过 这些 限制.
重置
这 重置
信号 initiates 一个 主控 重置 的 这
adsp-2195. 这 重置
信号 必须 是 asserted 在
这 电源-向上 sequence 至 使确信 恰当的 initialization.
重置
在 最初的 电源-向上 必须 是 使保持 长 足够的
至 准许 这 内部的 时钟 至 stabilize. 如果 重置
是 使活动
任何 时间 之后 电源 向上, 这 时钟 做 不 continue 至 run
和 需要 stabilization 时间 当 recovering 从 重置.
这 电源-向上 sequence 是 定义 作 这 总的 时间 必需的
为 这 结晶 振荡器 电路 至 stabilize 之后 一个 有效的 v
DD
是 应用 至 这 处理器, 和 为 这 内部的 阶段-锁
循环 (pll) 至 锁 面向 这 明确的 crystal 频率. 一个
最小 的 100 µs 确保 那 这 pll 有 锁, 但是
做 不 包含 这 结晶 振荡器 开始-向上 时间. 在
这个 电源-向上 sequence 这 重置
信号 应当 是 使保持
低. 在 任何 subsequent resets, 这 重置
信号 必须 满足
这 最小 pulsewidth 规格, t
RSP
.
这 重置
输入 包含 一些 hysteresis. 如果 使用 一个 rc
电路 至 发生 your 重置
信号, 这 电路 应当
使用 一个 外部 schmidt 触发.
这 主控 重置 sets 所有 内部的 堆栈 pointers 至 这 empty
堆栈 情况, masks 所有 中断, 和 resets 所有 寄存器
至 它们的 default 值 (在哪里 适用). 当 重置
released, 如果 那里 是 非 pending 总线 要求 和 这 碎片 是
配置 为 booting, 这 激励-加载 sequence 是 每-
formed. 程序 控制 jumps 至 这 location 的 这
在-碎片 激励 只读存储器 (0xff0000).
电源 供应
这 adsp-2195 有 独立的 电源 供应 连接 为
这 内部的 (v
DDINT
) 和 外部 (v
DDEXT
) 电源 供应.
这 内部的 供应 必须 满足 这 2.5 v 必要条件. 这
外部 供应 必须 是 连接 至 一个 3.3 v 供应. 所有
外部 供应 管脚 必须 是 连接 至 这 一样 供应.
图示 6. 外部 结晶 连接
 




























资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com