2) 使用 一个 一般-目的 i/o 线条 在 这 cpu 至 拉
CS
在 这 max186/max188 低.
3) transmit tb1 和 同时发生地 receive 一个 字节
和 call 它 rb1. ignore rb1.
4) transmit 一个 字节 的 所有 zeros ($00 十六进制) 和 simulta-
neously receive 字节 rb2.
5) transmit 一个 字节 的 所有 zeros ($00 十六进制) 和 simulta-
neously receive 字节 rb3.
6) 拉
CS
在 这 max186/max188 高.
图示 6 显示 这 定时 为 这个 sequence. 字节 rb2
和 rb3 将 包含 这 结果 的 这 转换
padded 和 一个 leading 零 和 三 trailing zeros.
这 总的 转换 时间 是 一个 函数 的 这 串行
时钟 频率 和 这 数量 的 dead 时间 在
8-位 transfers. 制造 确信 那 这 总的 转换 时间
做 不 超过 120µs, 至 避免 过度的 t/h droop.
数字的 输出
在 单极的 输入 模式, 这 输出 是 笔直地 二进制的
(看 图示 15). 为 双极 输入, 这 输出 是
twos-complement (看 图示 16). 数据 是 clocked 输出
在 这 下落 边缘 的 sclk 在 msb-第一 format.
max186/max188
低-电源, 8-频道,
串行 12-位 adcs
______________________________________________________________________________________ 11
SEL2 SEL1 SEL0 CH0 CH1 CH2 CH3 CH4 CH5 CH6 CH7 AGND
00 0 + –
10 0 + –
00 1 + –
10 1 + –
01 0 + –
11 0 + –
01 1 + –
11 1 + –
表格 3. 频道 选择 在 单独的-结束 模式 (sgl/
DIFF
= 1)
SEL2 SEL1 SEL0 CH0 CH1 CH2 CH3 CH4 CH5 CH6 CH7
00 0 + –
00 1 + –
01 0 + –
01 1 +–
10 0 – +
10 1 – +
11 0 – +
11 1 –+
表格 4. 频道 选择 在 差别的 模式 (sgl/
DIFF
= 0)