4-171
cd22354a, cd22357a
支撑 时间 从 3rd 时期 的 位
时钟 低 至 框架 同步
(fs
X
或者 fs
R
)
t
HBFI
长 框架 同步 脉冲波
(从 3 至 8-位 时钟 时期 长)
100 - - ns
最小 宽度 的 这 框架
同步 脉冲波 (低 水平的)
t
WFL
64k 位/s 运行 模式 160 - - ns
便条:
1. 为 短的 框架 同步 定时, fs
X
和 fs
R
必须 go 高 当 它们的 各自的 位 clocks 是 高.
管脚 描述
管脚 非. 标识 描述
1 v- 负的 电源 供应, v- = -5v
±
5%.
2 地 相似物 和 数字的 地面. 所有 信号 关联 至 这个 管脚.
3VF
R
O 相似物 输出 的 receive 过滤.
4 V+ 积极的 电源 供应, v+ = 5v
±
5%.
5FS
R
receive 框架 同步 脉冲波 这个 使能 bclk
R
至 变换 pcm 数据 在 d
R
. fs
R
是 一个 8khz 脉冲波
train.
6D
R
receive 数据 输入. pcm 数据 是 shifted 在 d
R
下列的 这 fs
R
leading 边缘.
7 BCLK
R
/clk-
SEL
这 Receive 位 时钟, 这个 shifts 数据 在 D
R
之后 这 框架 同步 leading 边缘, 将 相异 从 64kHz
至 2.048mhz. alternatively, 这 leading 边缘 将 是 一个 逻辑 输入 这个 选择 也 1.536mhz/
1.544mhz 或者 2.048mhz 为 主控 时钟 在 同步的 模式 和 BCLK
X
是 使用 为 两个都 transmit 和
receive 方向.
8 MCLK
R
/pdn Receive 主控 时钟. 必须 是 1.536mhz, 1.544mhz 或者 2.048mhz. 将 是 异步的 和 MCLK
X
,
但是 最好的 效能 是 认识到 从 同步的 运作. 当 这个 管脚 是 continuously 连接
低, MCLK
X
是 选择 为 所有 内部的 定时. 当 这个 管脚 是 continuously 连接 高, 这 设备 是
powered 向下.
9 MCLK
X
Transmit 主控 时钟. 必须 是 1.536mhz, 1.544mhz 或者 2.048mhz. 将 是 异步的 和 MCLK
R
,
但是 最好的 效能 是 认识到 从 同步的 运作.
10 BCLK
X
这 位 时钟 这个 shifts 输出 这 PCM 数据 在 D
X
. 将 相异 从 64kHz 至 2.048mhz, 但是 必须 是 syn-
chronous 和 mclk
x.
11 D
X
这 三-状态 pcm 数据 输出 这个 是 使能 用 fs
X
.
12 FS
X
transmit 框架 同步 脉冲波 输入 这个 使能 bclk
X
至 变换 输出 这 数据 在 d
X
. fs
X
是 一个 8khz
脉冲波 train.
13 TS
X
打开 流 输出 这个 脉冲 低 在 这 encoder 时间 slot.
14 GS
X
transmit 增益 调整.
15 VF
X
i- 反相的 输入 的 这 transmit 输入 放大器.
16 VF
X
I+ 非-反相的 输入 的 这 transmit 输入 放大器.
电的 specifications
(持续)
参数 标识 测试 情况 最小值 典型值 最大值 单位