产品 信息
1.0 ADC78H90 运作
这 ADC78H90 是 一个 successive-approximation 相似物-至-
数字的 转换器 设计 周围 一个 承担-redistribution
数字的-至-相似物 转换器. Simplified schematics 的 这
ADC78H90 在 两个都 追踪 和 支撑 运作 是 显示 在
计算数量 1, 2
, 各自. 在
图示 1
, 这 ADC78H90 是 在
追踪 模式: 转变 SW1 connects 这 抽样 电容 至
一个 的 第八 相似物 输入 途径 通过 这 多路调制器,
和 SW2 balances 这 比较器 输入. 这 ADC78H90 是
在 这个 状态 为 这 第一 三 SCLK 循环 之后 CS 是
brought 低.
图示 2
显示 这 ADC78H90 在 支撑 模式: 转变 SW1
connects 这 抽样 电容 至 地面, 维持 这
抽样 电压, 和 转变 SW2 unbalances 这 compara-
tor. 这 控制 逻辑 然后 instructs 这 承担-redistribution
DAC 至 增加 或者 减去 fixed amounts 的 承担 至 或者 从
这 抽样 电容 直到 这 比较器 是 保持平衡.
当 这 比较器 是 保持平衡, 这 数字的 文字 有提供的
至 这 DAC 是 这 数字的 描述 的 这 相似物 输入
电压. 这 ADC78H90 是 在 这个 状态 为 这 last thirteen
SCLK 循环 之后 CS 是 brought 低.
这 时间 当 CS 是 低 是 考虑 一个 串行 框架. 各自
的 这些 frames 应当 包含 一个 integer 多样的 的 16
SCLK 循环, 在 这个 时间 一个 转换 是 执行
和 clocked 输出 在 这 DOUT 管脚 和 数据 是 clocked 在 这
DIN 管脚 至 表明 这 多路调制器 地址 为 这 next
转换.
2.0 使用 这 ADC78H90
一个 ADC78H90 定时 图解 是 显示 在
图示 3
. 一个 串行
接口 定时 图解 为 这 ADC78H90 是 显示 在 这
定时 图解 部分. CS 是 碎片 选择, 这个 initiates
conversions 和 frames 这 串行 数据 transfers. SCLK
(串行 时钟) 控制 两个都 这 转换 处理 和 这
定时 的 串行 数据. DOUT 是 这 串行 数据 输出 管脚,
在哪里 一个 转换 结果 是 sent 作 一个 串行 数据 stream,
MSB 第一. 数据 至 是 写 至 这 ADC78H90’s 控制
寄存器 是 放置 在 din, 这 串行 数据 输入 管脚. 新 数据
是 写 至 DIN 和 各自 转换.
20079309
图示 1. ADC78H90 在 追踪 模式
20079310
图示 2. ADC78H90 在 支撑 模式
ADC78H90
www.国家的.com11