美国 microsystems, 公司
july 2000
5
7.11.00
fs6322-05
fs6322-05fs6322-05
fs6322-05
三-pll 时钟 发生器 ic
三-pll 时钟 发生器 icthree-pll 时钟 发生器 ic
三-pll 时钟 发生器 ic
表格 6: 交流 定时 规格
除非 否则 陈述, v
DD
= 3.3v ± 10%, 非 加载 在 任何 输出, 和 包围的 温度 范围 t
一个
= 0°c 至 70°c. 参数 denoted 和 一个 asterisk ( * ) 代表 名义上的 描绘
数据 和 是 不 生产 测试 至 任何 明确的 限制. 在哪里 给, 最小值 和 最大值 描绘 数据 是
±
3
σ
从 典型.
参数 标识 情况/描述
时钟
(mhz)
最小值 典型值 最大值 单位
时钟 输出 (clk_x)
职责 循环 *
结晶 振荡器 获得 输出
量过的 @1.4v; c
L
= 20pf
43 51 57 %
职责 循环 *
pll 获得 输出
量过的 @1.4v; c
L
= 20pf
45 51 55 %
上升 时间 * t
r
V
O
= 0.4v 至 2.4v; c
L
= 20pf 2.2 ns
下降 时间 * t
f
V
O
= 2.4v 至 0.4v; c
L
= 20pf 1.8 ns
jitter, 时期 (rms) *
t
j(1
σ
)
从 rising 边缘 至 next rising 边缘 在 v
DD
/2, c
L
=
20pF
50 ps
jitter, 时期 (顶峰-顶峰) *
t
j(
∆
p)
从 rising 边缘 至 next rising 边缘 在 v
DD
/2, c
L
=
20pF
400 ps
jitter, cumulative (rms)* t
j(lt)
pll-获得 输出
从 0-500
µ
s 在 v
DD
/2, c
L
= 20pf
对照的 至 完美的 时钟 源
100 ps
阶段 噪音 *
pll 获得 输出
@ 100khz 补偿 从 基本的
-80
dbc/hz