数据 薄板
4 mbit lpc firmware flash
SST49LF004B
15
©2003 硅 存储 技术, 公司 s71232-02-000 12/03
lpc 记忆 写 循环
图示 7: lpc m
EMORY
W
RITE
C
YCLE
W
AVEFORM
表格 7: lpc m
EMORY
W
RITE
C
YCLE
F
IELD
D
EFINITIONS
时钟
循环
地方
名字
地方 内容
lad[3:0]
1
1. 地方 内容 是 有效的 在 这 rising 边缘 的 这 呈现 时钟 循环.
lad[3:0]
方向 Comments
1 开始 0000 在 lframe# 必须 是 起作用的 (低) 为 这 设备 至
respond. 仅有的 这 last 地方 latched 在之前 lframe#
transitions 高 将 是 公认的. 这 开始 地方
内容 (0000b) 表明 一个 lpc 记忆 循环.
2 cyctype +
DIR
011X 在 indicates 这 类型 的 lpc 记忆 循环. 位 3:2
必须 是 “01b” 为 记忆 循环. 位 1 indicates 这
类型 的 转移 “1” 为 写. 位 0 是 保留.
3-10 地址 YYYY 在 地址 阶段 为 记忆 循环. lpc 协议 sup-
端口 一个 32-位 地址 阶段. yyyy 是 一个 nibble 的
这 全部 地址. 地址 是 transferred 大多数
重大的 nibble 第一.
11 数据 ZZZZ 在 zzzz 是 这 least-重大的 nibble 的 这 数据 字节.
12 数据 ZZZZ 在 zzzz 是 这 大多数-重大的 nibble 的 这 数据 字节.
13 TAR0 1111 在 在 这个 时钟 循环, 这 host 驱动 这 总线 至 所有 '1's 和
然后 floats 这 总线. 这个 是 这 第一 部分 的 这 总线 “turn-
周围 循环.”
14 TAR1 1111 (float) float 然后 输出 这 sst49lf004b takes 控制 的 这 总线 在 这个
循环.
15 同步 0000 输出 这 sst49lf004b 输出 这 值 0000, 表明
那 它 有 received 数据 或者 一个 flash command.
16 TAR0 1111 输出 然后 float 在 这个 时钟 循环, 这 sst49lf004b 驱动 这 总线 至
所有 '1's 和 然后 floats 这 总线. 这个 是 这 第一 部分 的
这 总线 “turnaround 循环.”
17 TAR1 1111 (float) float 然后 在 host 重新开始 控制 的 这 总线 在 这个 循环.
t7.0 1232
1232 f06.1
LFRAME#
lad[3:0]
0000b 011Xb a[23:20]
a[19:16]
a[3:0]a[7:4]a[11:8]a[15:12] 1111b 触发-状态
2 clocks
TAR 0
加载 地址 在 8 clocks
地址
1 时钟 1 时钟
开始
CYCTYPE
+
DIR
TAR
1 时钟
同步
数据
加载 数据 在 2 clocks
0000bd[7:4]d[3:0]
LCLK
a[31:28] a[27:24]
数据
TAR 1