PIC12C5XX
ds40139e-页 42
1999 微芯 技术 公司
图示 8-11: 时间-输出 sequence 在 电源-向上 (mclr系 至 v
DD
): 慢 v
DD
上升 时间
V
DD
MCLR
内部的 por
drt 时间-输出
内部的 重置
T
DRT
V1
当 v
DD
rises 慢速地, 这 t
DRT
时间-输出 expires 长 在之前 v
DD
有 reached 它的 最终 值. 在
这个 例子, 这 碎片 将 重置 合适的 如果, 和 仅有的 如果, v1
≥
V
DD
最小值
8.5 设备 重置 计时器 (drt)
在 这 pic12c5xx, drt runs 从 重置 和 varies
为基础 在 振荡器 选择 (看 表格 8-5.)
这 drt 运作 在 一个 内部的 rc 振荡器. 这
处理器 是 保持 在 重置 作 长 作 这 drt 是
起作用的. 这 drt 延迟 准许 v
DD
至 上升 在之上 v
DD
最小值., 和 为 这 振荡器 至 stabilize.
振荡器 电路 为基础 在 crystals 或者 陶瓷的
resonators 需要 一个 确实 时间 之后 电源-向上 至
establish 一个 稳固的 振动. 这 在-碎片 drt keeps
这 设备 在 一个 重置 情况 为 大概 18
ms 之后 mclr
有 reached 一个 逻辑 高 (v
IH
MCLR)
水平的. 因此, 程序编制 gp3/mclr
/v
PP
作 mclr
和 使用 一个 外部 rc 网络 连接 至 这
MCLR
输入 是 不 必需的 在 大多数 具体情况, 准许 为
savings 在 费用-敏感的 和/或者 空间 restricted
产品, 作 好 作 准许 这 使用 的 这 gp3/
MCLR
/v
PP
管脚 作 一个 一般 目的 输入.
这 设备 重置 时间 延迟 将 相异 从 碎片 至 碎片
预定的 至 v
DD
, 温度, 和 处理 变化. 看
交流 参数 为 详细信息.
这 drt 将 也 是 triggered 在之上 一个 看门狗
计时器 时间-输出. 这个 是 特别 重要的 为
产品 使用 这 wdt 至 wake 从 睡眠
模式 automatically.
8.6 Watchdog 计时器 (wdt)
这 看门狗 计时器 (wdt) 是 一个 自由 运动 在-碎片
rc 振荡器 这个 做 不 需要 任何 外部
组件. 这个 rc 振荡器 是 独立的 从 这
外部 rc 振荡器 的 这 gp5/osc1/clkin 管脚
和 这 内部的 4 mhz 振荡器. 那 意思 那 这
wdt 将 run 甚至 如果 这 主要的 处理器 时钟 有
被 stopped, 为 例子, 用 执行 的 一个
睡眠
操作指南. 在 正常的 运作 或者 睡眠, 一个 wdt
重置 或者 wake-向上 重置 发生 一个 设备 重置.
这 至
位 (状态<4>) 将 是 cleared 在之上 一个
看门狗 计时器 重置.
这 wdt 能 是 permanently 无能 用
程序编制 这 配置 位 wdte 作 一个 ’0’
(部分 8.1). 谈及 至 这 pic12c5xx 程序编制
规格 至 决定 如何 至 进入 这
配置 文字.
表格 8-5: drt (设备 重置 计时器
时期)
振荡器
配置
por 重置
Subsequent
Resets
intrc &放大;
ExtRC
18 ms (典型)
300 µs (典型)
xt &放大; lp 18 ms (典型) 18 ms (典型)