首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:230901
 
资料名称:MAX147BCPP
 
文件大小: 198.1K
   
说明
 
介绍:
+2.7Low-Power, 8-Channel, Serial 12-Bit ADCs
 
 


: 点此下载
  浏览型号MAX147BCPP的Datasheet PDF文件第11页
11
浏览型号MAX147BCPP的Datasheet PDF文件第12页
12
浏览型号MAX147BCPP的Datasheet PDF文件第13页
13
浏览型号MAX147BCPP的Datasheet PDF文件第14页
14

15
浏览型号MAX147BCPP的Datasheet PDF文件第16页
16
浏览型号MAX147BCPP的Datasheet PDF文件第17页
17
浏览型号MAX147BCPP的Datasheet PDF文件第18页
18
浏览型号MAX147BCPP的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
max146/max147
+2.7v, 低-电源, 8-频道,
串行 12-位 adcs
______________________________________________________________________________________ 15
SCLK
DIN
DOUT
CS
S 控制 字节 0
控制 字节 1s
转换 结果 0
b11 b10 b9 b8 b7 b6 b5 b4 b3 b2 b1 b0
转换 结果 1
SSTRB
b11 b10 b9 b8 b7 b6 b5 b4 b3 b2 b1 b0
控制 字节 2s
1
8 115 158 1
CS
SCLK
DIN
DOUT
S
1 8 16
1 8 16
控制 字节 0
控制 字节 1s
转换 结果 0
b11 b10 b9 b8 b7 b6 b5 b4 b3 b2 b1 b0 b11 b10 b9 b8
转换 结果 1
• • •
• • •
• • •
• • •
图示 11a. 外部 时钟 模式, 15 clocks/转换 定时
图示 11b. 外部 时钟 模式, 16 clocks/转换 定时
数据 framing
这 下落 边缘 的
CS
开始 一个 转换.
这 第一 逻辑 高 clocked 在 din 是 interpreted 作 一个
开始 位 和 定义 这 第一 位 的 这 控制 字节. 一个
转换 开始 在 sclk’s 下落 边缘, 之后 这 eighth
位 的 这 控制 字节 (这 pd0 位) 是 clocked 在 din.
这 开始 位 是 定义 作 跟随:
这 第一 高 位 clocked 在 din 和
CS
低 任何
时间 这 转换器 是 空闲; e.g., 之后 v
DD
是 应用.
或者
这 第一 高 位 clocked 在 din 之后 位 5 的 一个 con-
版本 在 progress 是 clocked 面向 这 dout 管脚.
如果CS
是 toggled 在之前 这 电流 转换 是 com-
plete, 这 next 高 位 clocked 在 din 是 公认的 作
一个 开始 位; 这 电流 转换 是 terminated, 和 一个
新 一个 是 started.
这 fastest 这 max146/max147 能 run 和
CS
使保持
低 在 conversions 是 15 clocks 每 转换.
图示 11a 显示 这 串行-接口 定时 需要 至
执行 一个 转换 每 15 sclk 循环 在 外部
时钟 模式. 如果
CS
是 系 低 和 sclk 是 持续的,
保证 一个 开始 位 用 第一 clocking 在 16 zeros.
大多数 微控制器 (µcs) 需要 那 conversions
出现 在 multiples 的 8 sclk clocks; 16 clocks 每 con-
版本 是 典型地 这 fastest 那 一个 µc 能 驱动 这
max146/max147. 图示 11b 显示 这 串行-
接口 定时 需要 至 执行 一个 转换 每
16 sclk 循环 在 外部 时钟 模式.
__________ 产品 信息
电源-在 重置
当 电源 是 第一 应用, 和 如果
SHDN
是 不 牵引的
低, 内部的 电源-在 重置 电路系统 activates 这
max146/max147 在 内部的 时钟 模式, 准备好 至 con-
vert 和 sstrb = 高. 之后 这 电源 供应 stabi-
lize, 这 内部的 重置 时间 是 10µs, 和 非 conversions
应当 是 执行 在 这个 阶段. sstrb 是 高
在 电源-向上 和, 如果
CS
是 低, 这 第一 logical 1 在 din
是 interpreted 作 一个 开始 位. 直到 一个 转换 takes
放置, dout shifts 输出 zeros. (也 看 表格 4.)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com