www.fairchildsemi.com 2
74LCX32500
连接 图解
(顶 thru 视图)
真实 表格
(便条 4)
H
=
高 电压 水平的
L
=
低 电压 水平的
X
=
不重要 (高 或者 低, 输入 将 不 float)
Z
=
高 阻抗
便条 4:
一个-至-b 数据 流动 是 显示: b-至-一个 流动 是 类似的 但是 使用 oeba
,
leba, 和 clkba
.
便条 5:
输出 水平的 在之前 这 表明 稳步的-状态 输入 情况
是 established.
便条 6:
输出 水平的 在之前 这 表明 稳步的-状态 输入 情况
是 established, 提供 那 clkab
是 低 在之前 leab went 低.
管脚 描述
fbga 管脚 assignments
函数的 描述
为 一个-至-b 数据 流动, 这 lcx32500 运作 在 这 trans-
parent 模式 当 leab 是 高. 当 leab 是 低,
这 一个 数据 是 latched 如果 clkab
是 使保持 在 一个 高 或者 低
逻辑 水平的. 如果 leab 是 低, 这 一个 总线 数据 是 贮存 在 这
获得/flip-flop 在 这 高-至-低 转变 的 clkab
.
输出-使能 oeab 是 起作用的-高. 当 oeab 是
高, 这 输出 是 起作用的. 当 oeab 是 低, 这 输出-
puts 是 在 这 高 阻抗 状态.
数据 流动 为 b 至 一个 是 类似的 至 那 的 一个 至 b 但是 使用
OEBA
, leba, 和 clkba. 这 输出 使能 是 com-
plementary (oeab 是 起作用的 高 和 oeba
是 起作用的
低).
输入 输出
OEAB
n
LEAB
n
CLKAB
n
一个
n
B
n
LX XX Z
HH XL L
HH XH H
HL
↓
LL
HL
↓
HH
HL HXB
0
(便条 5)
HL LXB
0
(便条 6)
管脚 names 描述
1A
1
- 1a
18
数据 寄存器 一个 输入/3-状态 输出
2A
1
- 2a
18
1B
1
- 1b
18
数据 寄存器 b 输入/3-状态 输出
2B
1
- 2b
18
CLKAB
1
, clkba
1
时钟 脉冲波 输入
CLKAB
2
, clkba
2
LEAB
1
, leba
1
获得 使能 输入
LEAB
2
, leba
2
OEAB
1
, oeba
1
输出 使能 输入
OEAB
2
, oeba
2
12 3 4 5 6
一个
1A
2
1A
1
LEAB
1
CLKAB
1
1B
1
1B
2
B
1A
4
1A
3
OEAB
1
地 1B
3
1B
4
C
1A
6
1A
5
地 地 1B
5
1B
6
D
1A
8
1A
7
V
CC
V
CC
1B
7
1B
8
E
1A
10
1A
9
地 地 1B
9
1B
10
F
1A
12
1A
11
地 地 1B
11
1B
12
G
1A
14
1A
13
V
CC
V
CC
1B
13
1B
14
H
1A
15
1A
16
地 地 1B
16
1B
15
J
1A
17
1A
18
OEBA
1
CLKBA
1
1B
18
1B
17
K
NC LEAB
2
LEBA
1
地 CLKAB
2
NC
L
2A
2
2A
1
OEAB
2
地 2B
1
2B
2
M
2A
4
2A
3
地 地 2B
3
2B
4
N
2A
6
2A
5
V
CC
V
CC
2B
5
2B
6
P
2A
8
2A
7
地 地 2B
7
2B
8
R
2A
10
2A
9
地 地 2B
9
2B
10
T
2A
12
2A
11
V
CC
V
CC
2B
11
2B
12
U
2A
14
2A
13
地 地 2B
13
2B
14
V
2A
15
2A
16
OEBA
2
CLKBA
2
2B
16
2B
15
W
2A
17
2A
18
LEBA
2
地 2B
18
2B
17