– 14 –
CXD3300R
[2] 输入 每 v 同步
输入
CLK
重置
CAL
校准 开始 当 这 下降 的 这 脉冲波 输入 至 这 cal 管脚 (管脚 41) 是 发现 在 这 时钟 上升. 在 这个
时间, 这 比较器 是 使用 在 一个 独有的 manner 为 一个 四 时钟 间隔. 所以, 这 输出 数据 holds 这
立即 previous 数据 为 一个 四 时钟 间隔 之后 七 clocks 从 这 上升 的 这 时钟 在哪里 这 下降 的
这 校准 脉冲波 是 发现, 和 然后 这 数据 在 这个 间隔 是 missing.
因此, 这 影响 的 这个 函数 能 是 避免 用 inputting 一个 同步 或者 其它 信号 作 这 校准 脉冲波
所以 那 校准 是 执行 外部 的 这 间隔 的 这 的确 使用 video 信号. 一个 输入 例子 是
显示 在下.
[1] 输入 每 h 同步
输入
CLK
CAL
2. 获得-向上
确保 那 这 av
DD
和 dv
DD
管脚 share 这 一样 电源 供应 在 一个 板 至 阻止 获得-向上 这个 将
是 造成 用 电源-在 时间 lag.
3. 板
至 获得 全部-预期的 效能 从 这个 ic, 是 确信 那 这 挂载 板 有 一个 大 地面 模式
为 更小的 阻抗. 它 是 推荐 那 这 ic 是 挂载 在 一个 板 没有 使用 一个 插座 至 evaluate
它的 特性 adequately.