CY2292
文档 #: 38-07449 rev. *b 页 4 的 11
最大 比率
(在之上 这个 这 有用的 生命 将 是 impaired. 为 用户 手册-
线条, 不 测试.)
供应 电压 ............................................... –0.5v 至 +7.0v
直流 输入 电压............................................ –0.5v 至 +7.0v
存储 温度................................. –65
°
c 至 +150
°
C
最大值 焊接 温度 (10 秒) ......................... 260
°
C
接合面 温度.................................................. 150
°
C
包装 电源 消耗...................................... 750 mw
静态的 释放 电压.............................................
≤
2000V
(每 mil-标准-883, 方法 3015)
运行 情况
[5]
参数 描述 部分 号码 最小值 最大值 单位
V
DD
供应 电压, 5.0v 运作 所有 4.5 5.5 V
V
DD
供应 电压, 3.3v 运作 所有 3.0 3.6 V
T
一个
商业的 运行 温度, 包围的 cy2292/cy2292f 0 +70
°
C
工业的 运行 temperature, 包围的 cy2292i/cy2292fi
−
40 +85
°
C
C
加载
最大值 加载 电容 5.0v 运作 所有 25 pF
C
加载
最大值 加载 电容 3.3v 运作 所有 15 pF
f
REF
外部 涉及 结晶 所有 10.0 25.0 MHz
外部 涉及 时钟
[6, 7, 8]
所有 1 30 MHz
电的 特性, 商业的 5.0v
参数 描述 情况 最小值 典型值 最大值 单位
V
OH
高-水平的 输出 电压 I
OH
= 4.0 毫安 2.4 V
V
OL
低-水平的 输出 电压 I
OL
= 4.0 毫安 0.4 V
V
IH
高-水平的 输入 电压
[9]
除了 结晶 管脚 2.0 V
V
IL
低-水平的 输入 电压
[9]
除了 结晶 管脚 0.8 V
I
IH
输入 高 电流 V
在
= v
DD
– 0.5v <1 10
µ
一个
I
IL
输入 低 电流 V
在
= +0.5v <1 10
µ
一个
I
OZ
输出 泄漏 电流 三-状态 输出 250
µ
一个
I
DD
V
DD
供应 电流
[10]
商业的 V
DD
= v
DD
最大值., 5v 运作 75 100 毫安
I
DDS
V
DD
电源 供应 电流 在 关闭 模式
[10]
关闭 起作用的 cy2292/cy2292f 10 50
µ
一个
电的 特性, 商业的 3.3v
参数 描述 Conditions 最小值 典型值 最大值 单位
V
OH
高-水平的 输出 电压 I
OH
= 4.0 毫安 2.4 V
V
OL
低-水平的 输出 电压 I
OL
= 4.0 毫安 0.4 V
V
IH
高-水平的 输入 电压
[9]
除了 结晶 管脚 2.0 V
V
IL
低-水平的 输入 电压
[9]
除了 结晶 管脚 0.8 V
I
IH
输入 高 电流 V
在
= v
DD
– 0.5v < 1 10
µ
一个
I
IL
输入 低 电流 V
在
= +0.5v < 1 10
µ
一个
I
OZ
输出 泄漏 电流 三-状态 输出 250
µ
一个
I
DD
V
DD
供应 电流
[10]
商业的 V
DD
= v
DD
最大值., 3.3v 运作 50 65 毫安
I
DDS
V
DD
电源 供应 电流 在 关闭 模式
[10]
关闭 起作用的 cy2292/cy2292f 10 50
µ
一个
注释:
5. 电的 参数 是 有保证的 用 设计 with 这些 运行 情况, 除非 否则 指出.
6. 外部 输入 涉及 时钟 必须 有一个 职责 循环 在 40% 一个nd 60%, 量过的 在 v
DD
/2.
7. 请 谈及 至 应用 便条 “crystal 振荡器 topics”为 信息 在 交流-连接 这 外部 输入 涉及 clock.
8. 这 振荡器 电路 是 优化 为 一个 结晶 涉及 和为 外部 涉及 clocks 向上 至 20 mhz. 为 外部 reference clocks 在之上 20 mhz, 它 是
推荐 那 一个 150
Ω
拉-向上 电阻 至 v
DD
是 连接 至 这 xout 管脚.
9. xtal 输入 有 cmos 门槛.
10. 加载 = 最大值., v
在
= 0v 或者 v
DD
, 典型 (–104) 配置, cpuclk = 66 mhz. 其它 配置 将 相异. 电源 能 是 近似 用 这 下列的
formula (乘以 用 0.65 为 3v 运作): i
DD
=10+0.06•(f
CPLL
+F
UPLL
+2•F
SPLL
)+0.27•(f
CLKA
+F
CLKB
+F
CLKC
+F
CLKD
+F
CPUCLK
+F
XBUF
).