8月 3, 2004 文档 非. 38-12012 rev. *i 28
cy8c27x43 最终 数据 薄板 3. 电的 规格
3.4 交流 电的 特性
3.4.1 交流 碎片-水平的 规格
这 下列的 表格 lists 有保证的 最大 和 最小 规格 为 这 电压 和 温度 范围: 4.75v 至 5.25v
和 -40
°
C
≤
T
一个
≤
85
°
c, 或者 3.0v 至 3.6v 和 -40
°
C
≤
T
一个
≤
85
°
c, 各自. 典型 参数 应用 至 5v 和 3.3v 在 25
°
c 和
是 为 设计 guidance 仅有的.
图示 3-3. pll 锁 定时 图解
表格 3-18. 交流 碎片-水平的 规格
标识 描述 最小值 Typ 最大值 单位 注释
F
IMO
内部的 主要的 振荡器 频率 23.4 24
24.6
一个
MHz 修整. utilizing 工厂 修整 值.
F
CPU1
cpu 频率 (5v 名义上的) 0.93 24
24.6
一个,b
一个. 4.75v < vdd < 5.25v.
b. 精度 获得 从 内部的 主要的 振荡器 和 适合的 修整 为 vdd 范围.
MHz 修整. utilizing 工厂 修整 值.
F
CPU2
cpu 频率 (3.3v 名义上的) 0.93 12
12.3
b,c
c. 3.0v < vdd < 3.6v. 看 应用 便条 an2012 “adjusting psoc 微控制器 修整 为 双 voltage-range operation” 为 信息 在 修整 为 运作 在 3.3v.
MHz 修整. utilizing 工厂 修整 值.
F
48M
数字的 psoc 块 频率 0 48
49.2
一个,b,d
d. 看 这 单独的 用户 单元 数据 薄板 为 信息 在 最大 发生率 为 用户 modules.
MHz 谈及 至 这 交流 数字的 块 规格
在下.
F
24M
数字的 psoc 块 频率 0 24
24.6
b, d
MHz
F
32K1
内部的 低 速 振荡器 频率 15 32 64 kHz
F
32K2
外部 结晶 振荡器 – 32.768 – kHz
精度 是 电容 和 结晶 依赖.
50% 职责 循环.
F
PLL
pll 频率 – 23.986 – MHz
多样的 (x732) 的 结晶 频率.
Jitter24M2 24 mhz 时期 jitter (pll) – – 600 ps
T
PLLSLEW
pll 锁 时间 0.5 – 10 ms
T
pllslews-
低
pll 锁 时间 为 低 增益 设置 0.5 – 50 ms
T
OS
外部 结晶 振荡器 startup 至 1% – 1700
2620
ms
T
OSACC
外部 结晶 振荡器 startup 至 100 ppm – 2800 3800 ms
这 结晶 振荡器 频率 是 在里面 100 ppm 的 它的
最终 值 用 这 终止 的 这 t
osacc
时期. 准确无误的
运作 假设 一个 合适的 承载 1 uw 最大
驱动 水平的 32.768 khz 结晶. 3.0v
≤
Vdd
≤
5.5v, -40
o
C
≤
T
一个
≤
85
o
c.
Jitter32k 32 khz 时期 jitter – 100 ns
T
XRST
外部 重置 脉冲波 宽度 10 – –
µ
s
DC24M 24 mhz 职责 循环 40 50 60 %
Step24M 24 mhz 修整 步伐 大小 – 50 – kHz
Fout48M 48 mhz 输出 频率 46.8 48.0
49.2
一个,c
MHz 修整. utilizing 工厂 修整 值.
Jitter24M1 24 mhz 时期 jitter (imo) – 600 ps
F
最大值
最大 频率 的 信号 在 行 输入 或者 行 输出. – – 12.3 MHz
T
RAMP
供应 ramp 时间 0 – –
µ
s
24 mhz
F
PLL
PLL
Enable
T
PLLSLEW
PLL
增益
0