8月 3, 2004 文档 非. 38-12012 rev. *i 9
cy8c27x43 最终 数据 薄板 1. 管脚 信息
1.1.2 20-管脚 部分 引脚
表格 1-2. 20-管脚 部分 引脚 (ssop, soic)
管脚
非.
Type
管脚
名字
描述
cy8c27243 20-管脚 psoc 设备
数字的 相似物
1 IO I P0[7] 相似物 column mux 输入.
2 IO IO P0[5] 相似物 column mux 输入 和 column 输出.
3 IO IO P0[3] 相似物 column mux 输入 和 column 输出.
4 IO I P0[1] 相似物 column mux 输入.
5 电源 SMP 转变 模式 打气 (smp) 连接 至
外部 组件 必需的.
6 IO P1[7] i2c 串行 时钟 (scl)
7 IO P1[5] i2c 串行 数据 (sda)
8 IO P1[3]
9 IO P1[1] 结晶 输入 (xtalin), i2c 串行 时钟 (scl)
10 电源 Vss 地面 连接.
11 IO P1[0] 结晶 输出 (xtalout), i2c 串行 数据
(sda)
12 IO P1[2]
13 IO P1[4] optional 外部 时钟 输入 (extclk)
14 IO P1[6]
15 输入 XRES 起作用的 高 外部重置 和 内部的 拉
向下.
16 IO I P0[0] 相似物 column mux 输入.
17 IO IO P0[2] 相似物 column mux 输入 和 column 输出.
18 IO IO P0[4] 相似物 column mux 输入 和 column 输出.
19 IO I P0[6] 相似物 column mux 输入.
20 电源 Vdd 供应 电压.
LEGEND
: 一个 = 相似物, i = 输入, 和 o = 输出.
SSOP
SOIC
Vdd
p0[6], ai
p0[4], aio
p0[2], aio
p0[0], ai
XRES
P1[6]
p1[4], extclk
P1[2]
p1[0], xtalout, i2c sd
一个
20
19
18
17
16
15
14
13
12
11
1
2
3
4
5
6
7
8
9
10
ai, p0[7]
aio, p0[5]
aio, p0[3]
ai, p0[1]
SMP
i2c scl, p1[7]
i2c sda, p1[5]
P1[3]
i2c scl, xtalin, p1[1]
Vss