cypress microsystems cy8c25122/cy8c26233/cy8c26443/cy8c26643 家族 数据 薄板
18 文档 #: 38-12010 cy rev. *b cms rev. 3.22 8月 18, 2003
P5[0] i/o 29 端口 5[0]
P5[2] i/o 30 端口 5[2]
P4[0] i/o 31 端口 4[0]
P4[2] i/o 32 端口 4[2]
P4[4] i/o 33 端口 4[4]
P4[6] i/o 34 端口 4[6]
XRES I 35 外部 重置
P3[0] i/o 36 端口 3[0]
P3[2] i/o 37 端口 3[2]
P3[4] i/o 38 端口 3[4]
P3[6] i/o 39 端口 3[6]
P2[0] i/o 40
端口 2[0] (非-多路复用
相似物 输入)
P2[2] i/o 41
端口 2[2] (非-多路复用
相似物 输入)
P2[4] i/o 42 端口 2[4] / 外部 agndin
P2[6] i/o 43 端口 2[6] / 外部 vrefin
P0[0] i/o 44 端口 0[0] (相似物 输入)
P0[2] i/o 45
端口 0[2] (相似物 输入/输出-
放)
P0[4] i/o 46
端口 0[4] (相似物 输入/输出-
放)
P0[6] i/o 47 端口 0[6] (相似物 输入)
Vcc 电源 48 供应 电压
图示 6: 26643 pdip/ssop
表格 6:
管脚-输出 48 管脚
, 持续
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
P0[7]
P0[5]
P0[3]
P0[1]
P2[7]
P2[5]
P2[3]
P2[1]
P3[7]
P3[5]
P3[3]
P3[1]
SMP
P4[7]
P4[5]
P4[3]
P4[1]
P5[3]
P5[1]
P1[7]
P1[5]
P1[3]
xtalin/sclk/p1[1]
V
cc
P0[6]
P0[4]
P0[2]
P0[0]
P2[6]
/外部 v
ref
P2[4]
/外部 agndin
P2[2]
P2[0]
P3[6]
P3[4]
P3[2]
P3[0]
P4[6]
P4[4]
P4[2]
P4[0]
P5[2]
P5[0]
P1[6]
P1[4]
P1[2]
p1[0]/xtalout/sdata
26643 pdip/ssop
V
ss
X
res
在