P89V51RD2
8-位 80c51 5 v 低 电源 64 kb flash 微控制器
和 1 kb 内存
rev. 01 — 01 march 2004 产品 数据
1. 一般 描述
这 p89v51rd2 是 一个 80c51 微控制器 和 64 kb flash 和 1024 字节 的
数据 内存.
一个 关键 特性 的 这 p89v51rd2 是 它的 x2 模式 选项. 这 设计 engineer 能
choose 至 run 这 应用 和 这 常规的 80c51 时钟 比率 (12 clocks 每
机器 循环) 或者 选择 这 x2 模式 (6 clocks 每 机器 循环) 至 达到 两次
这 throughput 在 这 一样 时钟 频率. 另一 方法 至 benefit 从 这个 特性
是 至 保持 这 一样 效能 用 减少 这 时钟 频率 用 half, 因此
dramatically 减少 这 emi.
这 flash 程序 记忆 支持 两个都 并行的 程序编制 和 在 串行
在-系统 程序编制 (isp). 并行的 程序编制 模式 提供 gang-程序编制
在 高 速, 减少 程序编制 costs 和 时间 至 market. isp 准许 一个 设备
至 是 reprogrammed 在 这 终止 产品 下面 软件 控制. 这 能力 至
field/更新 这 应用 firmware 制造 一个 宽 范围 的 产品 可能.
这 p89v51rd2 是 也 在-应用 可编程序的 (iap), 准许 这 flash
程序 记忆 至 是 reconfigured 甚至 当 这 应用 是 运动.
2. 特性
■
80c51 central 处理 单位
■
5 v 运行 电压 从 0 至 40 MHz
■
64 kb 的 在-碎片 flash 程序 记忆 和 isp (在-系统 程序编制) 和
iap (在-应用 程序编制)
■
支持 12-时钟 (default) 或者 6-时钟 模式 选择 通过 软件 或者 isp
■
spi (串行 附带的 接口) 和 增强 uart
■
pca (可编程序的 计数器 排列) 和 pwm 和 俘获/对比 功能
■
四 8-位 i/o 端口 和 三 高-电流 端口 1 管脚 (16 毫安 each)
■
三 16-位 计时器/counters
■
可编程序的 看门狗 计时器 (wdt)
■
第八 中断 来源 和 四 priority 水平
■
第二 dptr 寄存器
■
低 emi 模式 (ale inhibit)
■
ttl- 和 cmos-兼容 逻辑 水平