rev. 0
ad5332/ad5333/ad5342/ad5343
–
13
–
I
DD
–
一个
频率
0
100 150 400200 250 350300
V
DD
= +5v
V
DD
= +3v
图示 23. I
DD
histogram 和 v
DD
= 3
v 和 v
DD
= 5 v
–
0.4
0612345
V
REF
–
V
全部-规模 错误
–
%FSR
–
0.2
0
0.2
T
一个
= 25
C
V
REF
= 2v
图示 26. 全部-规模 错误 vs. v
REF
500 ns/div
0.939
0.938
0.937
0.936
0.935
0.934
0.933
0.932
0.931
0.930
0.929
V
输出
–
伏特
图示 24. ad5342 主要的-代号 tran-
sition glitch 活力
4mv/div
750ns/div
图示 27. dac-dac 串扰
频率
–
kHz
10
–
40
0.01
–
20
–
30
0
–
10
dB
0.1 1 10 100 1k 10k
–
50
–
60
图示 25. 乘以 带宽
(小-信号 频率 回馈)
函数的 描述
这 ad5332/ad5333/ad5342/ad5343 是 双 dacs fabri-
cated 在 一个 cmos 处理 和 resolutions 的 8, 10, 12, 和
12 位, 各自. 它们 是 写 至 使用 一个 并行的 inter-
面向. they 运作 从 单独的 供应 的 2.5 v 至 5.5 v 和
这 输出 缓存区 amplifiers 提供 栏杆-至-栏杆 输出 摆动. 这
AD5333和 ad5342 有 涉及 输入 那 将 是 buff-
ered 至 绘制 virtually 非 电流 从 这 涉及 源.
它们的 输出电压 范围 将 是 配置 至 是 0 至 v
REF
或者 0 至 2 V
REF
. 这 涉及 输入 的 这 ad5332 和 ad5343
是 unbuffered 和 它们的 输出 范围 是 0 至 v
REF
. 这 设备
有 一个 电源-向下 特性 那 减少 电流 消耗量 至
仅有的 80 na @ 3 v.
数字的-至-相似物 部分
这 architecture 的 一个 dac 频道 组成 的 一个 涉及
缓存区 和 一个 电阻-string dac followed 用 一个 输出 缓存区
amplifier. 这 电压 在 这 v
REF
管脚 提供 这 涉及
电压 为 这 dac. 图示 28 显示 一个 块 图解 的 这
dac architecture. 自从 这 输入 编码 至 这 dac 是 笔直地
二进制的, 这 完美的 输出 电压 是 给 用:
VV
D
增益
输出 REF
N
=××
2
在哪里:
D
= decimal 相等的 的 这 二进制的 代号 这个 是 承载 至
这 dac 寄存器:
0–255 为 ad5332 (8 位)
0–1023 为 ad5333 (10 位)
0–4095 为 ad5342/ad5343 (12 位)
N
= dac 决议
增益
= 输出 amplifier 增益 (1 或者 2)
V
输出
增益
V
REF
BUF
DAC
寄存器
输入
寄存器
电阻
STRING
输出
缓存区 放大器
涉及
缓存区
图示 28. 单独的 dac 频道 architecture