首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249734
 
资料名称:AD73311
 
文件大小: 334.71K
   
说明
 
介绍:
Low Cost, Low Power CMOS General Purpose Analog Front End
 
 


: 点此下载
  浏览型号AD73311的Datasheet PDF文件第26页
26
浏览型号AD73311的Datasheet PDF文件第27页
27
浏览型号AD73311的Datasheet PDF文件第28页
28
浏览型号AD73311的Datasheet PDF文件第29页
29

30
浏览型号AD73311的Datasheet PDF文件第31页
31
浏览型号AD73311的Datasheet PDF文件第32页
32
浏览型号AD73311的Datasheet PDF文件第33页
33
浏览型号AD73311的Datasheet PDF文件第34页
34
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD73311
–30–
rev. b
附录 c
configuring 一个 cascade 的 二 ad73311s 至 运作 在
数据 模式
这个 部分 describes 一个 典型 sequence 的 控制 words 那
将 是 sent 至 一个 cascade 的 二 ad73311s 至 设置 它们 向上 为
运作. 它 是 不 将 至 是 一个 definitive initialization
sequence, 但是 将 显示 用户 这 典型 输入/输出 events
那 出现 在 这 程序编制 和 运作 阶段
1
. 这个
描述 嵌板 谈及 至 图示 35.
在 步伐 1, 我们 有 这 第一 输出 样本 事件 下列的 设备
重置. 这 sdofs 信号 是 raised 在 两个都 设备 simulta-
neously, 这个 prepares 这 dsp rx 寄存器 至 接受 这 模数转换器
文字 从 设备 2, 当 sdofs 从 设备 1 变为 一个
sdifs 至 设备 2. 作 这 sdofs 的 设备 2 是 结合 至
这 dsp
s tfs 和 rfs, 和 至 这 sdifs 的 设备 1, 这个
事件 也 forces 一个 新 控制 文字 至 是 输出 从 这 dsp
tx 寄存器 至 设备 1.
在 步伐 2, 我们 注意到 这 状态 的 这 设备 下列的 这
传递 的 这 第一 控制 文字. 这 dsp 有 received 这
模数转换器 文字 从 设备 2, 当 设备 2 有 received 这
模数转换器 文字 从 设备 1 和 设备 1 有 received 这 con-
trol 文字 destined 为 设备 2. 在 这个 平台, 这 sdofs 的
两个都 设备 是 又一次 raised 因为 设备 2 有 received
设备 1
s 模数转换器 文字, 和 作 它 是 不 一个 有效的 控制 文字
addressed 至 设备 2, 它 是 passed 在 至 这 dsp. likewise,
设备 1 有 received 一个 控制 文字 destined 为 设备 2
地址 地方 是 不 零
和 它 decrements 这 地址 地方 的
这 控制 文字 和 passes 它 在.
步伐 3 显示 completion 的 这 第一 序列 的 控制 文字
写. 这 dsp 有 now received 两个都 invalid 模数转换器 words 和
各自 设备 有 received 一个 控制 文字 那 地址 控制
寄存器 b 和 sets 这 内部的 mclk 分隔物 比率 至 1, sclk
比率 至 dmclk/8. 便条 那 两个都 设备 是 updated simulta-
neously 作 两个都 receive 这 addressed 控制 文字 在 这 一样
时间. 这个 是 一个 重要的 因素 在 倾泻 运作 作 任何
latency 在 updating 这 sclk 或者 dmclk 的 设备 能
结果 在 corrupted 运作. 这个 将 不 发生 在 这 情况
的 一个 fslb 配置 作 显示 here, 但是 必须 是 带去 在
账户 在 一个 非-fslb 配置. 一个 其它 重要的
observation 的 这个 sequence 是 那 这 数据 words 是 received
和 transmitted 在 反转 顺序, i.e., 这 模数转换器 words 是
received 用 这 dsp, 设备 2 第一, 然后 设备 1, 和 similarly
这 transmit words 从 这 dsp 是 sent 设备 2 第一, 然后
设备 1. 这个 确保 那 所有 设备 是 updated 在 这 一样
时间.
在 步伐 4, 这 next 模数转换器 样本 事件 那 发生 raises 这
sdofs 线条 的 各自 的 这 设备. 这 dsp tx 寄存器 con-
tains 这 第一 的 这 二 控制 words 至 是 写 至 这 cas-
cade
这 文字 为 设备 2.
在 步伐 5, 下列的 传递 的 这 第一 的 这 二 控制
words, 这 dsp rx 寄存器 包含 设备 2
s 模数转换器 文字,
设备 2
s 串行 寄存器 包含 这 设备 1 模数转换器 文字,
设备 1
s 串行 寄存器 包含 这 控制 文字 addressed 至
设备 2 和 这 dsp tx 寄存器 包含 这 next 控制
文字
那 addressed 至 设备 1. 又一次, 两个都 设备 raise
它们的 sdofs 线条 作 两个都 有 received 控制 words 不
addressed 至 它们.
步伐 6 显示 这 completion 的 这 第二 设置 的 控制 文字
写. 在 这个 情况, 两个都 设备 有 received 一个 控制 文字
addressed 至 控制 寄存器 一个, 这个 sets 这 设备 计数 地方
equal 至 二 设备 在 cascade 和 sets 这
PGM
/数据 位 至
一个 至 放 这 设备 在 数据 模式.
在 步伐 7, 这 程序编制 阶段 是 完全 和 我们 now
begin 真实的 设备 数据 读 和 写. 这 words 承载 在
这 串行 寄存器 的 这 二 设备 在 这 模数转换器 抽样 事件
now 包含 有效的 模数转换器 数据 和 这 words 写 至 这 de-
vices 从 这 dsp
s tx 寄存器 将 now 是 interpreted 作
dac words. 便条, 因此, 那 这 dsp tx 寄存器 包含
这 dac 文字 为 设备 2.
在 步伐 8, 这 第一 dac 文字 有 被 transmitted 在 这
cascade 和 这 模数转换器 文字 从 设备 2 有 被 读 从
这 cascade. 这 dsp tx 寄存器 now 包含 这 dac 文字
为 设备 1. 作 这 words 正在 sent 至 这 cascade 是 now
正在 interpreted 作 16-位 dac words, 这 寻址 scheme
now 改变 从 一个 在哪里 这 地址 是 embedded 在 这
transmitted 文字 至 一个 在哪里 这 串行 端口 now counts 这
sdifs 脉冲. 当 这 号码 的 sdifs 脉冲 received
相等 这 值 在 这 设备 计数 地方 的 控制 寄存器 一个
这 长度 的 这 cascade
各自 设备 updates 它的 dac 寄存器
和 这 呈现 文字 在 它的 串行 寄存器. 在 步伐 8 各自 设备
有 received 仅有的 一个 sdifs 脉冲波; 设备 2 received 一个
sdifs 从 这 sdofs 的 设备 1 当 它 sent 它的 模数转换器 文字
和 设备 1 received 一个 sdifs 脉冲波 当 它 received 这
dac 文字 为 设备 2 从 这 dsp
s tx 寄存器. 因此,
各自 设备 raises 它的 sdofs 线条 至 通过 在 这 电流 文字 在
它的 串行 寄存器, 和 各自 设备 now receives 另一 sdifs
脉冲波.
步伐 9 显示 这 completion 的 一个 模数转换器 读 和 dac 写
循环. 下列的 步伐 8, 各自 设备 有 received 二 sdifs
脉冲 那 equal 这 设置 的 这 设备 计数 地方 在 控制
寄存器 一个. 这 dac 寄存器 在 各自 设备 是 now updated
和 这 内容 的 这 文字 那 陪同 这 sdifs
脉冲波 这个 satisfied 这 设备 计数 必要条件. 这 内部的
框架 同步 计数器 是 now 重置 至 零 和 将 begin counting
为 这 next dac 更新 循环.
便条
1
这个 sequence 假设 那 这 dsp sport
s rx 和 tx 中断 是使能.
它 是 重要的 至 确保 那 那里 是 非 latency (分离) 在 控制
words 在 一个 cascade 配置. 这个 是 特别 这 情况 当 程序编制
控制 寄存器 b 作 它 包含 settings 为 sclk 和 dmclk 比率.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com