首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249768
 
资料名称:AD73360AR
 
文件大小: 281.38K
   
说明
 
介绍:
Six-Input Channel Analog Front End
 
 


: 点此下载
  浏览型号AD73360AR的Datasheet PDF文件第15页
15
浏览型号AD73360AR的Datasheet PDF文件第16页
16
浏览型号AD73360AR的Datasheet PDF文件第17页
17
浏览型号AD73360AR的Datasheet PDF文件第18页
18

19
浏览型号AD73360AR的Datasheet PDF文件第20页
20
浏览型号AD73360AR的Datasheet PDF文件第21页
21
浏览型号AD73360AR的Datasheet PDF文件第22页
22
浏览型号AD73360AR的Datasheet PDF文件第23页
23
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
AD73360
19
主控 时钟 分隔物
这 ad73360 特性 一个 可编程序的 主控 时钟 分隔物
那 准许 这 用户 至 减少 一个 externally 有 主控
时钟, 在 管脚 mclk, 用 一个 的 这 ratios 1, 2, 3, 4 或者 5 至 pro-
duce 一个 内部的 主控 时钟 信号 (dmclk) 那 是 使用 至
计算 这 抽样 和 串行 时钟 比率. 这 主控 时钟
分隔物 是 可编程序的 用 设置 crb:4-6. 表格 xv 显示
这 分隔 比率 相应的 至 这 各种各样的 位 settings. 这
default 分隔物 比率 是 分隔-用-一个.
表格 xv. dmclk (内部的) 比率 分隔物 settings
MCD2 MCD1 MCD0 dmclk 比率
0 0 0 MCLK
0 0 1 mclk/2
0 1 0 mclk/3
0 1 1 mclk/4
1 0 0 mclk/5
1 0 1 MCLK
1 1 0 MCLK
1 1 1 MCLK
串行 时钟 比率 分隔物
这 ad73360 特性 一个 可编程序的 串行 时钟 分隔物 那
准许 用户 至 相一致 这 串行 时钟 (sclk) 比率 的 这 数据 至
那 的 这 dsp engine 或者 host 处理器. 这 最大 sclk
比率 有 是 dmclk 和 这 其它 有 比率 是:
dmclk/2, dmclk/4 和 dmclk/8. 这 slowest 比率
(dmclk/8) 是 这 default sclk 比率. 这 串行 时钟 分隔物
是 可编程序的 用 设置 位 crb:2
3. 表格 xvi 显示 这
串行 时钟 比率 相应的 至 这 各种各样的 位 settings.
表格 xvi. sclk 比率 分隔物 settings
SCD1 SCD0 sclk 比率
0 0 dmclk/8
0 1 dmclk/4
1 0 dmclk/2
1 1 DMCLK
decimation 比率 分隔物
这 ad73360 特性 一个 可编程序的 decimation 比率 分隔物
那 准许 用户 flexibility 在 相一致 这 ad73360
s 模数转换器
样本 比率 至 这 needs 的 这 dsp 软件. 这 最大
样本比率 有 是 dmclk/256 和 这 其它 有
比率 是:dmclk/512, dmclk/1024 和 dmclk/2048.
这 slowest 比率 (dmclk/2048) 是 这 default 样本 比率.
这 样本 比率 分隔物 是 可编程序的 用 设置 位 crb:0-1.
表格 xvii 显示 这 样本 比率 相应的 至 这 各种各样的
位 settings.
表格 xvii. decimation 比率 分隔物 settings
DR1 DR0 样本 比率
0 0 dmclk/2048
0 1 dmclk/1024
1 0 dmclk/512
1 1 dmclk/256
运作
一般 描述
这 ad73360 输入 和 输出 数据 在 一个 时间 分隔
multiplexing (tdm) format. 当 数据 是 正在 读 从 这
ad73360 各自 频道 有 一个 fixed 时间 slot 在 这个 它的 数据 是
transmitted. 如果 一个 频道 是 不 powered 向上, 非 数据 是 transmit-
ted 在 这 allocated 时间 slot 和 这 sdo 线条 将 是
三-陈述. 当 这 ad73360 是 第一 powered 向上 或者 重置 它
将 是 设置 至 程序 模式 和 将 输出 一个 sdofs. 之后 一个
重置 这sdofs 将 是 asserted once 每 样本 时期
(125
µ
s 假设 16.384 mhz 主控 时钟). 如果 这 ad73360 是
配置 在 框架 同步 循环-后面的 模式, 一个 控制 文字
能 是 transmitted 之后 各自 sdofs 脉冲波. 图示 10a 显示
这 sdo 和 sdofs 线条 之后 一个 重置. 这 串行 数据 sent 用
sdo 将 不 包含 有效的 模数转换器 数据 直到 这 ad73360 是 放
在 数据 模式 或者 mixed 模式. 控制 寄存器 d 通过
f 准许 途径 至 是 powered 向上 individually. 这个 给
更好 flexibility 和 控制 在 电源 消耗量. 图示
10b 显示 这 sdofs 和 sdo 的 这 ad73360 当 所有
途径 是 powered 向上 和 图示 10c 显示 sdofs 和
sdo 和 途径 1, 3 和 5 powered 向上.
SDOFS
SDO
SE
1/f
样本
图示 10a. 输出 定时 之后 重置 (程序 模式)
SDOFS
SDO
SE
频道 1 频道 2 频道 3 频道 4 频道 5 频道 6
图示 10b. 输出 定时: 所有 途径 powered 向上 (数据/mixed 模式)
SDOFS
SDO
SE
频道 5channel 1
频道 3
图示 10c. 输出 定时: 途径 1, 3 和 5 powered 向上 (数据/mixed 模式)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com