首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249771
 
资料名称:AD73360LAR
 
文件大小: 287.19K
   
说明
 
介绍:
Six-Input Channel Analog Front End
 
 


: 点此下载
  浏览型号AD73360LAR的Datasheet PDF文件第18页
18
浏览型号AD73360LAR的Datasheet PDF文件第19页
19
浏览型号AD73360LAR的Datasheet PDF文件第20页
20
浏览型号AD73360LAR的Datasheet PDF文件第21页
21

22
浏览型号AD73360LAR的Datasheet PDF文件第23页
23
浏览型号AD73360LAR的Datasheet PDF文件第24页
24
浏览型号AD73360LAR的Datasheet PDF文件第25页
25
浏览型号AD73360LAR的Datasheet PDF文件第26页
26
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
AD73360L
–22–
VIN
至 输入 偏差
电路系统
VINPx
VINNx
REFOUT
REFCAP
电压
涉及
0.047
F
0.047
F
100
100
0.1
F
图示 24. 例子 电路 为 差别的 输入
(直流 连接)
这 ad73360l
s 在-碎片 38 db 前置放大器 能 是 使能
当 那里 是 不 足够的 增益 在 这 输入 电路; 这 preampli-
fier 是 配置 用 位 igs0
2 的 crd. 这 总的 增益 必须 是
配置 至 确保 那 一个 全部-规模 输入 信号 生产 一个
信号 水平的 在 这 输入 至 这 sigma-delta modulator 的 这
模数转换器 那 做 不 超过 这 最大 输入 范围.
这 直流 偏置 的 这 相似物 输入 信号 是 accomplished 和
一个 在-碎片 电压 涉及. 如果 这 输入 信号 是 不 片面的 在
这 内部的 涉及 水平的 (通过 refout), 然后 它 必须 是
交流-结合 和 外部 连接 电容. cin 应当 是
0.1
µ
f 或者 大. 这 直流 偏置 的 这 输入 能 然后 是 accom-
plished 使用 电阻器 至 refout 作 在 图示 25.
VIN
至 输入 偏差
电路系统
VINPx
VINNx
REFOUT
REFCAP
电压
涉及
0.047
F
100
100
CIN
CIN
10k
10k
0.047
F
0.1
F
图示 25. 例子 电路 为 差别的 输入
(交流 连接)
计算数量 26 和 27 detail 交流- 和 直流-结合 输入 电路 为
单独的-结束 运作 各自.
VIN
VINPx
VINNx
REFOUT
REFCAP
电压
涉及
100
CIN
10k
0.047
F
0.1
F
图示 26. 例子 电路 为 单独的-结束 输入
(交流 连接)
VIN
VINPx
VINNx
REFOUT
REFCAP
电压
涉及
100
0.047
F
0.1
F
图示 27. 例子 电路 为 差别的 输入
(直流 连接)
图示 23 显示 一个 comparison 的 snr 结果 达到 用 相异-
ing 也 这 decimation 比率 设置 或者 这 dmclk 比率
settings.
抽样 频率
kHz
8
SNR
dB
71
减少
DMCLK
dmclk = mclk
72
73
74
75
76
77
78
79
80
81
16 24 32 40 48 56 64
图示 23. comparison 的 dmclk 和 decimation 比率
Settings
encoder 组 延迟
这 ad73360l implementation 提供 一个 非常 低 水平的 的 组
延迟, 这个 是 给 用 这 下列的 relationship:
组 延迟 (decimator) = 顺序
×
((m – 1)
/2
)
×
Tdec
在哪里:
顺序
是 这 顺序 的 这 decimator (= 3),
M
是 这 decimation 因素 (= 32), 和
Tdec
是 这 decimation 样本 间隔 (= 1/2.048e6).
=>
组 延迟
(
Decimator
) = 3
×
(32
1)/2
×
(1/2.048e6)
= 22.7
µ
s
如果 最终 过滤 是 执行 在 这 dsp, 这 最终 过滤
s
延迟 必须 是 带去 在 账户 当 calculating 整体的
组 延迟.
设计 仔细考虑
相似物 输入
这 ad73360l 特性 六 信号 conditioning 输入. 各自
信号 conditioning 块 准许 这 ad73360l 至 是 使用 和
也 一个 单独的-结束 或者 差别的 信号. 这 应用 信号
能 也 是 inverted 内部 用 这 ad73360l 如果 必需的.
这 相似物 输入 信号 至 这 ad73360l 能 是 直流-结合,
提供 那 这 直流 偏差 水平的 的 这 输入 信号 是 这 一样 作
这 内部的 涉及 水平的 (refout). 图示 24 显示 这
推荐 差别的 输入 电路 为 这 ad73360l. 这
电路 的 图示 24 实现 第一-顺序 低-通过 过滤
和 一个 3 db 要点 在 34 khz; 这些 是 这 仅有的 过滤 那 必须
是 执行 外部 至 这 ad73360l 至 阻止 aliasing
的 这 抽样 信号. 自从 这 模数转换器 使用 一个 高级地 oversampled
approach 那 transfers 这 大(量) 的 这 消除走样 过滤
这 数字的 domain, 这 止-碎片 消除走样 过滤 需要 仅有的 是 的
一个 低 顺序. 它 是 推荐 那 为 最佳的 效能 这
电容 使用 为 这 消除走样 过滤 是 的 高-质量
dielectric (npo).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com