首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249853
 
资料名称:AD7707BR
 
文件大小: 316.5K
   
说明
 
介绍:
3 V/5 V, +-10 V Input Range, 1 mW 3-Channel 16-Bit, Sigma-Delta ADC
 
 


: 点此下载
  浏览型号AD7707BR的Datasheet PDF文件第4页
4
浏览型号AD7707BR的Datasheet PDF文件第5页
5
浏览型号AD7707BR的Datasheet PDF文件第6页
6
浏览型号AD7707BR的Datasheet PDF文件第7页
7

8
浏览型号AD7707BR的Datasheet PDF文件第9页
9
浏览型号AD7707BR的Datasheet PDF文件第10页
10
浏览型号AD7707BR的Datasheet PDF文件第11页
11
浏览型号AD7707BR的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
AD7707
–8–
管脚 非. Mnemonic 函数
14 ref 在(–) 涉及 输入. 负的 输入 的 这 差别的 涉及 输入 至 这 ad7707. 这
REF␣ 在(–) 能 lie anywhere 在 av
DD
和 agnd 提供 ref␣ 在(+) 是 更好 比
REF␣ 在(–).
15 AGND 相似物 地面. 地面 涉及 要点 为 这 ad7707’s 内部的 相似物 电路系统.
16
DRDY
逻辑 输出. 一个 逻辑 低 在 这个 输出 indicates 那 一个 新 输出 文字 是 有 从 这
ad7707 数据 寄存器. 这
DRDY
管脚 将 返回 高 在之上 completion 的 一个 读 运作 的 一个
全部 输出 文字. 如果 非 数据 读 有 带去 放置 在 输出 updates, 这
DRDY
线条 将
返回 高 为 500
×
t
CLK␣
循环 较早的 至 这 next 输出 更新. 当
DRDY
是 高, 一个 读
运作 应当 neither 是 attempted 也不 在 progress 至 避免 读 从 这 数据 寄存器 作
它 是 正在 updated. 这
DRDY
线条 将 返回 低 又一次 当 这 更新 有 带去 放置.
DRDY
是 也 使用 至 表明 当 这 ad7707 有 完成 它的 在-碎片 校准
sequence.
17 DOUT 串行 数据 输出 和 串行 数据 正在 读 从 这 输出 变换 寄存器 在 这 部分. 这个
输出 变换 寄存器 能 包含 信息 从 这 建制 寄存器, communications 寄存器,
时钟 寄存器 或者 数据 寄存器, 取决于 在 这 寄存器 选择 位 的 这 communications
寄存器.
18 DIN 串行 数据 输入 和 串行 数据 正在 写 至 这 输入 变换 寄存器 在 这 部分. 数据 从
这个 输入 变换 寄存器 是 transferred 至 这 建制 寄存器, 时钟 寄存器 或者 communications
寄存器, 取决于, 在 这 寄存器 选择 位 的 这 communications 寄存器.
19 DV
DD
数字的 供应 电压, +2.7 v 至 +5.25 v 运作.
20 DGND 地面 涉及 要点 为 这 ad7707’s 内部的 数字的 电路系统.
输出 噪音 为 低 水平的 输入 途径 (5 v 运作)
表格 i 显示 这 ad7707 输出 rms 噪音 和 顶峰-至-顶峰 决议 在 unbuffered 模式 为 这 可选择的 notch 和 –3␣ dB
发生率 为 这 部分, 作 选择 用 fs0, fs1 和 fs2 的 这 时钟 寄存器. 这 号码 给 是 为 这 双极 输入 范围
和 一个 v
REF
的 +2.5␣ v 和 av
DD
= 5 v. 这些 号码 是 典型 和 是 发生 在 一个 相似物 输入 电压 的 0 v. 表格 ii
显示 这 rms 噪音 和 顶峰-至-顶峰 决议 当 运行 在 unbuffered 模式.
它 是 重要的 至 便条 那 这 顶峰-至-顶峰 num-
bers 代表 这 决议 为 这个 那里 将 是 非 代号 flicker. 它们 是 不 计算 为基础 在 rms 噪音 但是 在 顶峰-至-顶峰 噪音.
号码 给 是 为 双极 输入 范围 和 一个 v
REF
的 +2.5 v. 这些 号码 是 典型 和 是 rounded 至 这 最近的 lsb.
这 号码 应用 为 这 clk div 位 的 这 时钟 寄存器 设置 至 0. 这 输出 噪音 comes 从 二 来源. 这 第一 是 这
电的 噪音 在 这 半导体 设备 (设备 噪音) 使用 在 这 implementation 的 这 modulator. secondly, 当 这 相似物
输入 是 转变 在 这 数字的 domain, quantization 噪音 是 增加. 这 设备 噪音 是 在 一个 低 水平的 和 是 独立 的 fre-
quency. 这 quantization 噪音 开始 在 一个 甚至 更小的 水平的 但是 rises 迅速 和 增加 频率 至 变为 这 首要的 噪音
源. 这 号码 在 这 tables 是 给 为 这 双极 输入 范围. 为 这 单极的 范围 这 rms 噪音 号码 将 是 这
一样 作 这 双极 范围 但是 这 顶峰-至-顶峰 决议 是 now 为基础 在 half 这 信号 范围 这个 effectively 意思 losing 1 位 的
决议.
表格 i. 输出 rms 噪音/顶峰-至-顶峰 决议 vs. 增益 和 输出 更新 比率 @ +5 v
ain1 和 ain2 unbuffered 模式 仅有的
过滤 第一 典型 输出 rms 噪音 在
V (顶峰-至-顶峰 决议 在 位)
notch 和 o/p –3␣ dB 增益 的 增益 的 增益 的 增益 的 增益 的 增益 的 增益 的 增益 的
数据 比率 频率 1 2 4 8 16 32 64 128
mclk 在 = 2.4576 mhz
10␣ Hz 2.62␣ Hz 1.2 (16) 0.7 (16) 0.7 (16) 0.54 (16) 0.28 (16) 0.28 (16) 0.28 (15.5) 0.27 (14.5)
50␣ Hz 13.1␣ Hz 3.6 (16) 2.1 (16) 1.25 (16) 0.89 (16) 0.62 (16) 0.60 (15.5) 0.56 (14.5) 0.56 (13.5)
60␣ Hz 15.72␣ Hz 4.7 (16) 2.6 (16) 1.5 (16) 0.94 (16) 0.73 (16) 0.68 (15.5) 0.66 (14.5) 0.63 (13.5)
250␣ Hz 65.5␣ Hz 95 (13) 65 (13) 23.4 (13) 11.6 (13) 6.5 (13) 3.4 (13) 2.1 (12.5) 1.5 (12)
500␣ Hz 131␣ Hz 600 (10.5) 316 (10.5) 138 (10.5) 71 (10.5) 38 (10.5) 18 (10.5) 10 (10) 5.7 (10)
mclk 在 = 1 mhz
4.05␣ Hz 1.06␣ Hz 1.19 (16) 0.69 (16) 0.71 (16) 0.63 (16) 0.27 (16) 0.27 (16) 0.26 (15.5) 0.24 (15)
20␣ Hz 5.24␣ Hz 3.68 (16) 2.18 (16) 1.19 (16) 0.94 (16) 0.6 (16) 0.6 (15.5) 0.56 (14.5) 0.56 (13.5)
25␣ Hz 6.55␣ Hz 4.78 (16) 2.66 (16) 1.51 (16) 1.07 (16) 0.7 (16) 0.67 (15.5) 0.66 (14.5) 0.65 (13.5)
100␣ Hz 26.2␣ Hz 100 (13) 50.1 (13) 23.5 (13) 11.9 (13) 5.83 (13) 3.64 (13) 2.16 (12.5) 1.5 (12)
200␣ Hz 52.5␣ Hz 543 (10.5) 318 (10.5) 132 (10.5) 68.1 (10.5) 33.1 (10.5) 17.6 (10.5) 9.26 (10.5) 6.13 (10)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com