rev. 一个
AD974
–11–
外部 持续的 时钟 数据 读 之后
转换 和 同步 输出 发生
图示 8 illustrates 这 方法 用 这个 数据 从 转换
“n” 能 是 读 之后 这 转换 是 完全 使用 一个 con-
tinuous 外部 时钟, 和 这 一代 的 一个 同步 输出.
what perm它的 这 一代 的 一个 同步 输出 是 一个 转变 的
dataclk 也 当
CS
是 高 或者 当 两个都
CS
和 r/
C
是
低.
和 一个 持续的 时钟 这
CS
管脚 不能 是 系 低 作 它
可以 是 和 一个 discontinuous 时钟. 使用 的 一个 持续的 时钟,
当 一个 转换 是 occurring, 能 增加 这 dnl 和
转变 噪音 的 这 ad974.
之后 一个 转换 是 完全, 表明 用
BUSY
returning
高, 这 结果 的 那 转换 能 是 读 当
CS
是 低
和 r/
C
是 高. 在 图示 8 时钟 脉冲波 #0 是 使用 至 使能 这
一代 的 一个 同步 脉冲波. 这 同步 脉冲波 是 的确 c锁
输出 大概 40 ns 之后 这 rising 边缘 的 时钟 脉冲波 #1.
这 同步 脉冲波 将 是 有效的 在 这 下落 边缘 的 时钟 脉冲波
#1 和 这 rising 边缘 的 时钟 脉冲波 #2. 这 msb 将 是 有效的
在 这 下落 边缘 的 时钟 脉冲波 #2 和 这 rising 边缘 的 时钟
脉冲波 #3. 这 lsb 将 是 有效的 在 这 下落 边缘 的 时钟
脉冲波 #17 和 这 rising 边缘 的 时钟 脉冲波 #18.
当 读 数据 之后 这 转换 是 完全, 和 这
最高的 频率 permitted 为 dataclk (15.15 mhz) 这
最大 可能 throughput 是 大概 195 khz 和
不 这 评估 200 khz.
EXT
DATACLK
CS
r/
C
BUSY
同步
数据
0
t
12
t
13
t
14
1 2 3 4 17 18
t
1
t
15
t
10
t
2
t
16
t
17
t
12
t
18
t
18
t
19
位 15
(msb)
位 14
位 0
(lsb)
图示 8. 转换 和 读 定时 使用 一个 外部 持续的 数据 时钟 (ext/
INT
设置 至 逻辑 高)