首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251652
 
资料名称:AD9755AST
 
文件大小: 904.64K
   
说明
 
介绍:
12-Bit, 300 MSPS High-Speed TxDAC+?? D/A Converter
 
 


: 点此下载
  浏览型号AD9755AST的Datasheet PDF文件第9页
9
浏览型号AD9755AST的Datasheet PDF文件第10页
10
浏览型号AD9755AST的Datasheet PDF文件第11页
11
浏览型号AD9755AST的Datasheet PDF文件第12页
12

13
浏览型号AD9755AST的Datasheet PDF文件第14页
14
浏览型号AD9755AST的Datasheet PDF文件第15页
15
浏览型号AD9755AST的Datasheet PDF文件第16页
16
浏览型号AD9755AST的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
AD9753
–13–
这些 last 二 equations highlight 一些 的 这 有利因素 的
运行 这 ad9753 differentially. 第一, 这 差别的 opera-
tion 将 帮助 cancel 一般模式 错误 来源 有关联的
和 i
OUTA
和 i
OUTB
此类 作 噪音, 扭曲量, 和 直流 补偿.
第二, 这 差别的 代号-依赖 电流 和 subsequent
电压, v
DIFF
, 是 两次 这 值 的 这 单独的-结束 电压
输出 (i.e., v
OUTA
或者 v
OUTB
), 因此 供应 两次 这 信号
电源 至 这 加载.
便条 那 这 增益 逐渐变化 温度 效能 为 一个 单独的-
结束 (v
OUTA
和 v
OUTB
) 或者 差别的 输出 (v
DIFF
) 的 这
ad9753 能 是 增强 用 selecting 温度 追踪
电阻器 为 r
加载
和 r
设置
预定的 至 它们的 比率计 relation-
ship 作 显示 在 等式 8.
相似物 输出
这 ad9753 生产 二 complementary 电流 输出,
I
OUTA
和 i
OUTB
, 这个 将 是 配置 为 单独的-结束 或者
差别的 运作. i
OUTA
和 i
OUTB
能 是 转变 在
complementary 单独的-结束 电压 输出, v
OUTA
和 v
OUTB
,
通过 一个 加载 电阻, r
加载
, 作 描述 用 equations 5 通过 8
在 这 dac 转移 函数 部分. 这 差别的 电压,
V
DIFF
, 存在 在 v
OUTA
和 v
OUTB
能 也 是 转变
至 一个 单独的-结束 电压 通过 一个 变压器 或者 differential 放大器-
fier 配置. 这 交流 效能 的 这 ad9753 是 最佳的
和 指定 使用 一个 差别的 变压器 结合 输出 在
这个 这 电压 摆动 在 i
OUTA
和 i
OUTB
是 限制 至
±
0.5 v.
如果 一个 单独的-结束 单极的 输出 是 desirable, i
OUTA
应当 是
选择 作 这 输出, 和 i
OUTB
grounded.
这 扭曲量 和 噪音 效能 的 这 ad9753 能 是
增强 当 它 是 配置 为 差别的 运作. 这
一般模式 错误 来源 的 两个都 i
OUTA
和 i
OUTB
能 是
significantly 减少 用 这 一般模式 拒绝 的 一个 trans-
former 或者 差别的 放大器. 这些 一般模式 错误
来源 包含 甚至-顺序 扭曲量 产品 和 噪音. 这
增强 在 扭曲量 效能 变为 更多 signifi-
cant 作 这 频率 内容 的 这 reconstructed 波形
增加. 这个 是 预定的 至 这 第一 顺序 cancellation 的 各种各样的
动态 一般模式 扭曲量 mechanisms, 数字的 喂养-
通过 和 噪音.
performing 一个 差别的-至-单独的-结束 转换 通过 一个
变压器 也 提供 这 能力 至 deliver 两次 这 recon-
structed 信号 电源 至 这 加载 (i.e., 假设 非 源
末端). 自从 这 输出 电流 的 i
OUTA
和 i
OUTB
complementary, 它们 变为 additive 当 processed differen-
tially. 一个 合适的 选择 变压器 将 准许 这 ad9753 至
提供 这 必需的 电源 和 电压 水平 至 不同的 负载.
谈及 至 应用 这 ad9753 部分 为 examples 的
各种各样的 输出 配置.
这 输出 阻抗 的 i
OUTA
和 i
OUTB
是 决定 用 这
相等的 并行的 结合体 的 这 pmos switches associ-
ated 和 这 电流 来源 和 是 典型地 100 k
在 并行的
和 5 pf. 它 是 也 slightly 依赖 在 这 输出 电压
(i.e., v
OUTA
和 v
OUTB
) 预定的 至 这 nature 的 一个 pmos 设备.
作 一个 结果, 维持 i
OUTA
和/或者 i
OUTB
在 一个 模拟的 地面
通过 一个 i–v 运算 放大 配置 将 结果 在 这 最佳的 直流
线性. 便条 那 这 inl/dnl 规格 为 这 ad9753
是 量过的 和 i
OUTA
和 i
OUTB
maintained 在 模拟的 地面
通过 一个 运算 放大.
I
OUTA
和 i
OUTB
也 有 一个 负的 和 积极的 电压
遵从 范围 那 必须 是 adhered 至 在 顺序 至 达到
最佳的 效能. 这 负的 输出 遵从 范围
的 –1.0 v 是 设置 用 这 损坏 限制 的 这 cmos 处理.
运作 在之外 这个 最大 限制 将 结果 在 一个 破裂-
向下 的 这 输出 平台 和 影响 这 可靠性 的 这 ad9753.
这 积极的 输出 遵从 范围 是 slightly 依赖 在
这 全部-规模 输出 电流, i
OUTFS
. 它 degrades slightly 从 它的
名义上的 1.25 v 为 一个 i
OUTFS
= 20 毫安 至 1.00 v 为 一个 i
OUTFS
= 2 毫安. 这 最佳的 扭曲量 效能 为 一个 单独的-
结束 或者 差别的 输出 是 达到 当 这 最大
全部-规模 信号 在 i
OUTA
和 i
OUTB
做 不 超过 0.5 v.
产品 需要 这 ad9755’s 输出 (i.e., v
OUTA
和/或者
V
OUTB
) 至 扩展 它的 输出 遵从 范围 应当 大小 r
加载
accordingly. 运作 在之外 这个 遵从 范围 将 反而
影响 这 ad9755’s 线性 效能 和 subsequently
降级 它的 扭曲量 效能.
数字的 输入
这 ad9755’s 数字的 输入 组成 的 二 途径 的 14 数据
输入 管脚 各自 和 一个 一双 的 差别的 时钟 输入 管脚. 这
12-位 并行的 数据 输入 follow 标准 笔直地 二进制的 编码
在哪里 db13 是 这 大多数 重大的 位 (msb) 和 db0 是 这
least 重大的 位 (lsb). i
OUTA
生产 一个 全部-规模 输出
电流 当 所有 数据 位 是 在 逻辑 1. i
OUTB
生产 一个 comple-
mentary 输出 和 这 全部-规模 电流 分割 在 这 二
输出 作 一个 函数 的 这 输入 代号.
这 数字的 接口 是 执行 使用 一个 边缘-triggered
主控 从动装置 获得. 和 这 pll 起作用的 或者 无能, 这 dac
输出 是 updated 两次 为 每 输入 获得 rising 边缘, 作
显示 在 图示 7 和 11. 这 ad9753 是 设计 至 支持
一个 输入 数据 比率 作 高 作 150 msps 给 一个 dac 输出
更新 比率 的 300 msps. 这 建制-和-支撑 时间 能 也 是
varied 在里面 这 时钟 循环 作 长 作 这 指定 最小
时间 是 符合. 最好的 效能 是 典型地 达到 当 这
输入 数据 transitions 在 这 下落 边缘 的 一个 50% 职责 循环 时钟.
这 数字的 输入 是 cmos-兼容 和 逻辑 门槛,
vthreshold, 设置 至 大概 half 这 数字的 积极的
供应 (dvdd) 或者
vthreshold = dvdd/
2
(
±
20%)
这 内部的 数字的 电路系统 的 这 ad9753 是 有能力 的 oper-
ating 在 一个 数字的 供应 范围 的 3.1 v 至 3.5 v. 作 一个 结果,
这 数字的 输入 能 也 accommodate ttl 水平 当 dvdd
是 设置 至 accommodate 这 最大 高 水平的 电压 的 这
ttl 驱动器 v
OH
(最大值). 一个 dvdd 的 3.1 v 至 3.3 v 将 typi-
cally 确保 恰当的 兼容性 和 大多数 ttl 逻辑 families.
图示 14 显示 这 相等的 数字的 输入 电路 为 这 数据
和 时钟 输入.
DVDD
数字的
输入
图示 14. 相等的 数字的 输入
这 ad9753 特性 一个 有伸缩性的 差别的 时钟 输入 运行
从 独立的 供应 (i.e., clkvdd, clkcom) 至 达到
最佳的 jitter 效能. 这 二 时钟 输入, clk+ 和
clk–, 能 是 驱动 从 一个 单独的-结束 或者 差别的 时钟
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com