AD9851
–6– rev. c
两个都 iout 和 ioutb 是 equally 承载 和 100
Ω
. 二
100 k
Ω
电阻器 “sample” 各自 输出 和 平均 这 二
电压. 这 结果 是 filtered 和 这 470 pf 电容 和
应用 至 一个 比较器 输入 作 一个 直流 切换 门槛.
这 filtered dac sine 波 输出 是 应用 至 这 其它 com-
parator 输入. 这 比较器 将 toggle 和 nearly 50% 职责
循环 作 这 sine 波 alternately traverses 这 “center point”
门槛.
AD9851
DDS
涉及
时钟
如果 频率
在
过滤
过滤
TUNING
文字
RF
频率
输出
图示 3. 频率/阶段-agile local 振荡器 为
频率 混合/乘以
过滤
阶段
比较器
分隔-用-n
循环
过滤
VCO
AD9851
DDS
涉及
时钟
TUNING
文字
RF
频率
输出
图示 4. 频率/阶段-agile 涉及 为 pll
i/q mixer
和
低 通过
过滤
I
Q
AD9059
双
8-位 模数转换器
8
8
数字的
DEMODULATOR
模数转换器 encode
AGC
32
碎片/标识/pn
比率 数据
模数转换器 时钟 频率
锁 至
tx 碎片/标识/pn 比率
180MHz
或者 30mhz
涉及
时钟
Rx
BASEBAND
数字的 数据 输出
Rx
rf 在
VCA
AD9851
时钟
发生器
图示 1. “chip rate” 时钟 发生器 应用 在 一个 展开 spectrum 接受者
微处理器
或者
微控制器
数据
总线
180mhz 或者 30mhz
涉及
时钟
8-位 并行的 数据,
或者 1-位
40 串行 数据,
重置, w clk 和 fq UD
IOUT
100k
100k
470pF
100
IOUTB
R
设置
3.9k
CMOS
输出
QOUTBQOUT
低-通过
过滤
7th 顺序 elliptical
70mhz 低 通过
200
阻抗
200
电压 here = 中心 要点
的 sine 波 (0.5v 典型地)
使用 被动的 "averaging" 电路
0 至 1v p-p
sine 波
AD9851
200
图示 2. 基本 时钟 发生器 配置
阶段
比较器
循环
过滤
VCO
AD9851
DDS
涉及
时钟
TUNING
文字
RF
频率
输出
过滤
ref clk 在
可编程序的
"分隔-用-n" 函数
(在哪里 n = 2
32
/tuning 文字)
图示 5. digitally-可编程序的 “divide-用-n” 函数
在 pll
AD9851
DDS
fm rf
输出
adsp-2181
DSP
处理器
adsp-2181
总线
输入/
输出
DECODE
逻辑
8-位
数据
总线
AD1847
立体的
CODEC
l &放大; r
音频的 在
REF
OSC
DAC
输出
ad9851/fspcb
EVALUATION
板
ez-kit lite
DSP
图示 6. 高 质量, 所有-数字的 rf 频率 调制
高 质量, 所有 数字的 rf 频率 调制 一代
和 这 adsp-2181 dsp 和 这 ad9851 dds. 这个 applica-
tion 是 好 documented 在 相似物 设备’ 应用 便条
一个-543, 和 使用 一个 “image” 的 这 dds 输出 作 illustrated
在 图示 8.