AD9852
–13–
rev. 0
TUNING
文字
VCO
循环
过滤
阶段
比较器
REF
时钟
RF
频率
输出
过滤
AD9852
DDS
分隔-用-n
图示 28. agile 高-频率 synthesizer
处理器/
控制
fpga, 等
R
设置
8-位 并行的 或者
串行 程序编制
数据 和 控制
信号
AD9852
cmos 逻辑 "时钟" 输出
涉及
时钟
300mhz 最大值 直接
模式 或者 15 至 75mhz
最大值 在 这 4
-20
时钟
乘法器 模式
2k
控制
"i" dac
1
2
注释:
I
输出
= approx 20ma 最大值 当 r
设置
= 2k
转变 postion 1 提供 complementary sinusoidal 信号 至 这 比较器
至 生产 一个 fixed 50% 输出 职责 循环 从 这 比较器.
转变 postion 2 提供 一个 用户 可编程序的 直流 门槛 电压 至 准许
设置 的 这 比较器 输出 职责 循环.
低-通过
过滤
低-通过
过滤
+
图示 30. 频率 agile 时钟 发生器 产品 为 这 ad9852
(持续 从 页 1)
一代 的 一个 sine 输出 在 发生率 向上 至 150 mhz, 这个
能 是 digitally tuned 在 一个 比率 的 向上 至 100 million 新 发生率
每 第二. 这 (externally filtered) sine 波 输出 能 是
转变 至 一个 正方形的 波 用 这 内部的 比较器 为 agile
时钟 发生器 产品. 这 设备 提供 14 位 的
digitally-控制阶段 调制 和 单独的-管脚 psk. 这
在-板 12-位 d交流, 结合 和 这 innovative dds
architecture, 提供 极好的 wideband 和 narrowband 输出-
放 sfdr. 那里 是 也 一个 auxiliary dac 那 能 是 configured
作 一个 用户-可编程序的 控制 dac. 当 configured 和
这 在-板 比较器, 这 12-位 控制 dac facilitates
职责 循环 控制, 在 这 高-速 时钟 发生器 应用. 一个
12-位 数字的 乘法器 准许 programm能 振幅 modu-
lation, shaped 开关 keying 和 准确的振幅 控制 的
这 输出. chirp functionality 是 也 included which facilitates
宽 带宽 频率 sweeping 产品. 这 ad9852’s
可编程序的 4
×
–20
×
refclk 乘法器 电路 发生
这 300 mhz 时钟 内部 从 一个 更小的 频率 外部
涉及 时钟. 这个 saves 这 用户 这 费用 和 difficulty 的
implementing 一个 300 mhz 时钟 源. 直接 300 mhz clocking
是 也 accommodated 和 也 单独的-结束 或者 差别的
输入. 单独的-管脚 常规的 fsk 和 这 增强 spectral
qualities 的 “ramped” fsk 是 supported. 这 ad9852 使用
先进的 0.35 micron cmos 技术 至 提供 这个 高
水平的 的 符合实际 在 一个 单独的 3.3 v 供应.
这 ad9852 是 有 在 一个 空间-节省 80-含铅的 lqfp
表面-挂载 包装 和 一个 thermally-增强 80-含铅的 lqfp
包装. 这 ad9852 是 管脚-为-管脚 兼容 和 这 ad9854
quadrature 输出 synthesizer 设备. 它 是 specified 至 运作 在
这 扩展工业的 温度 范围 的 –40
°
c 至 +85
°
c.
OVERVIEW
这 ad9852 数字的 synthesizer 是 一个 高级地 有伸缩性的 设备 那
将 地址 一个 宽 范围 的 产品. 这设备 组成
的 一个 nco 和 48-位 阶段 accumulator,可编程序的 ref-
erence 时钟 乘法器, inverse sinc filters, 数字的 multipliers,
二 12-位/300 mhz dacs, 高-速 analog 比较器,
和 接口 逻辑. 这个 高级地 整体的 device 能 是 config-
ured 至 提供 作 一个 synthesized l.o., agile 时钟 发生器, 和
fsk/bpsk modulator. 这 theory 的 运作 的 这 func-
tional blocks 的 这 设备, 和 一个 技术的 描述 的 这
信号 流动 通过 一个 dds 设备, 能 是 建立 在 一个 tutorial
从 相似物 设备, called, “a 技术的 tutorial 在 数字的
信号 综合.” 这个 tutorial 是 有 在 cd-只读存储器 和
信息 在获得 它 能 是 建立 在 这 相似物设备
dds 网站 在
www.相似物.com/dds
. 这 tutorial 也
提供 基本 产品 信息 为 一个 多样性 的数字的
综合 implementations. 这 dds background 主题 matter 是
不 covered 在 这个 数据 薄板; 这 功能 和 特性 的
这ad9852 将 是 individually discussed 在此处.
涉及
时钟
50
1:1 变压器
i.e. 迷你-电路 t1–1t
过滤
50
差别的
变压器-结合
输出
AD9852
DDS
I
输出
I
输出
图示 29. 差别的 输出 连接 为 减少 的
一般模式 信号