首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251859
 
资料名称:AD9852AST
 
文件大小: 424.67K
   
说明
 
介绍:
CMOS 300 MHz Complete-DDS
 
 


: 点此下载
  浏览型号AD9852AST的Datasheet PDF文件第16页
16
浏览型号AD9852AST的Datasheet PDF文件第17页
17
浏览型号AD9852AST的Datasheet PDF文件第18页
18
浏览型号AD9852AST的Datasheet PDF文件第19页
19

20
浏览型号AD9852AST的Datasheet PDF文件第21页
21
浏览型号AD9852AST的Datasheet PDF文件第22页
22
浏览型号AD9852AST的Datasheet PDF文件第23页
23
浏览型号AD9852AST的Datasheet PDF文件第24页
24
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9852
–20–
rev. 0
在 这 ramped fsk 模式 和 这 triangle 位 设置 高 一个 自动-
matic 频率 sweep 将 是gin 在 也 f1 或者 f2, 符合
至 这 逻辑 水平的 在 管脚 29 (fsk 输入 管脚) 当 这 triangle
位’s rising 边缘 occurs 作 显示 在 figure 42. 如果 这 fsk 数据 位
had 被 高 instead 的 低, f2 将 有 被 选择 instead
的 f1 作 这 开始 频率.
F2
F1
0
频率
模式
TW1
TW2
000 (default)
0
0
图示 42. 一个utomatic 直线的 ramping 使用 这 triangle 位
额外的 flexibility 在 这 ramped fsk 模式 是 提供 在
这 能力 至 respond 至 改变 在 这 48-位 delta 频率
文字 和/或者 这 20-位 ramp-比率 计数器 在-这-fly
ramping 从 f1 至 f2 或者 恶行 对抗. 至 create 这些 非线性的
频率 改变 它 是 需要 至 联合的 一些 直线的
ramps 在 一个piecewise
fashion 谁的 slopes 是 不同的. 这个 是
完毕 用 程序编制 和 executing 一个 直线的 ramp 在 一些 比率
或者 “slope” 和 然后 altering 这 斜度 (用 changing 这 ramp
比率 时钟 或者 delta 频率 文字 或者 两个都). 改变 在 斜度 是
制造 作 常常 作 需要 至 表格 这 desired 非线性的 频率
sweep 回馈
在之前
这 destination 频率 有 被 reached.
这些 piecewise 改变 能 是 precisely 安排时间 使用 这 32-位
内部的 更新 时钟
(看 详细地 描述 elsewhere 在
这个 数据 薄板).
F1
F2
0
频率
模式
TW1
TW2
0
0
图示 41. 效应 的 premature ramped fsk 数据
非线性的 ramped fsk 将 有 这 appearance 的 一个 chirp
函数 那 是 graphically illustrated 在 图示 43. 这 主要的
区别 在 一个 ramped fsk 函数 和 一个 chirp 函数
是 那 fsk 是 限制 至 运作 在 f1 和 f2. chirp
运作 有 非 f2 限制 频率.
二 额外的 控制 位 是 有 在 这 ramped fsk 模式
那 准许 甚至 更多 选项. clr acc1, 寄存器 地址 1f
十六进制, 将, 如果 设置 高, clear 这 48-位
频率 accumulator
(acc1)
输出 和 一个 retriggerable 一个-shot 脉冲波 的 一个 系统 时钟
持续时间. 如果 这 clr acc1 位 是 left 高, 一个 一个-shot 脉冲波 将
是 delivered 在 这 rising 边缘 的 每 更新 时钟. 这
效应 是 至 中断 这 电流 ramp, 重置 这 频率 后面的
至 这 开始 要点, f1 或者 f2, 和 然后 continue 至 ramp 向上 (或者
向下) 在 这previous 比率. 这个 将 出现 甚至 当 一个 静态的 f1
或者 f2 destination频率 有 被 达到. (看 图示 43.)
next, clr acc2
控制 位 (寄存器 地址 1f 十六进制) 是 avail-
能 至 clear 两个都 这
频率 accumulator
(acc1) 和 这
阶段
accumulator
(acc2). 当 这个 位 是 设置 高, 这 输出 的 这
阶段 accumulator 将 结果 在 0 hz 输出 从 这 dds. 作
长 作 这个 位 是 设置 高, 这 频率 和 阶段 accumula-
tors 将 是 cleared, 结果 在 0 hz 输出. 至 返回 至
previous dds 运作, clr acc2 必须 是 设置 至 逻辑 低.
chirp (模式 011)
这个 模式 是 也 知道 作 搏动 fm. 大多数 chirp 系统 使用
一个 直线的 fm sweep 模式 虽然 任何 模式 将 是 使用.
这个 是 一个 类型 的 展开 spectrum 调制 那 能 realize
“processing 增益.” 在 radar 产品, 使用 的 chirp 或者 搏动
fm 准许 operators 至 significantly 减少 这 输出 电源
需要 至 达到 这 一样 结果 作 一个 单独的-频率 radar
系统 将 生产. 图示 43 代表 一个 非常 低-决议
非线性的 chirp meant 至 demonstrate 这 不同的 “slopes” 那
是 创建 用 varying 这 时间 步伐 (ramp 比率) 和 频率
步伐 (delta 频率 文字).
这 ad9852 准许 准确的, 内部 发生 直线的 或者
externally 编写程序 非线性的 搏动 或者 持续的 fm 在
一个 用户-defined 频率 范围, 持续时间, 频率 决议 和
sweep 方向(s). 一个 块 图解 的 这 fm chirp 组件
是 显示 在 图示 44.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com