首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251859
 
资料名称:AD9852AST
 
文件大小: 424.67K
   
说明
 
介绍:
CMOS 300 MHz Complete-DDS
 
 


: 点此下载
  浏览型号AD9852AST的Datasheet PDF文件第20页
20
浏览型号AD9852AST的Datasheet PDF文件第21页
21
浏览型号AD9852AST的Datasheet PDF文件第22页
22
浏览型号AD9852AST的Datasheet PDF文件第23页
23

24
浏览型号AD9852AST的Datasheet PDF文件第25页
25
浏览型号AD9852AST的Datasheet PDF文件第26页
26
浏览型号AD9852AST的Datasheet PDF文件第27页
27
浏览型号AD9852AST的Datasheet PDF文件第28页
28
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9852
–24–
rev. 0
数据 在 这 i/o 端口 缓存区 是 贮存 直到 overwritten 用 改变
在 程序 说明 有提供的 用 这用户 或者 直到 电源 是
移除. 一个 i/o 更新 clocks-在 这 数据 从 这 i/o 缓存区
至 这 dds 程序编制 寄存器 在哪里 它 是 executed.
AM
—amplitude 调制 的 这 sine dacs 是 可能 using
这 i/o 端口 至 控制 12-位 数字的 乘法器 stages 那 precede
这 dacs. 这 multipliers 能 也 是 使用 至 设置 这 dac
输出 在 零- 和 全部-规模 为 静态的 振幅 调整-
ment.看 这 “shaped 开关 keying” 描述 为 更多
信息. shaped keying 函数 做 不 应用 至 这
控制 dac.
高-速 比较器
—optimized 为 高 speed, >300 mhz
toggle 比率, 低 jitter, 敏感的 输入, 建造-在hysteresis 和
一个 输出 水平的 的 1 v p-p 最小 在 50
或者 cmos 逻辑
水平 在 高 阻抗 负载. 这 比较器 能 是sepa-
rately powered 向下 至 conserve 电源. 这个 comparator 是
使用 在 “clock generator” 产品 至 正方形的 向上 一个 通带
或者 低-通过 filtered sine 波.
第八-位 ramp 比率 时钟
—when shaped 开关 keying 是
engaged, 这个 向下-计数器 takes 这 系统 时钟 (300 mhz
最大), 和 divides 它 用 一个 8-位 二进制的 值 (编写程序
用 这 用户) 至 生产 一个 用户-defined 时钟. 这 时钟 输出
一个 脉冲波 每 时间 这 计数器 counts 向下 至 零. 这个 时钟 是
使用 至 设置 这 比率-的-改变 的 这 12-位 数字的 multipliers 的
这 i 和 q dacs 至 执行 一个 输出 shaping 函数.
twenty-位 ramp 比率 时钟
—when 选择, 这个 向下-
计数器 takes 这 系统 时钟 (300 mhz 最大) 和
divides 它 用 一个 20-位 二进制的 值 (编写程序 用 这 用户) 至
生产 一个 用户-defined 时钟. 这 时钟 输出 一个 脉冲波 每
时间 这 计数器 counts 向下 至 零. 这个 时钟 是 使用 至
设置 这 比率-的-频率-改变 的 这 ramped fsk 或者 fm
chirp 模式.
forty-第八-位 delta 频率 寄存器
—is 使用 仅有的 在
这 chirp 和 ramped-fsk 模式. 这个 寄存器 是 承载 和 一个
48-位 文字 那 代表 这 频率 increment 值 的
频率 accumulator (accu 1) 谁的 输出 将 是 增加
至 一个 频率 那 是 设置 在 也 f1 或者 f2 频率 寄存器.
这个 寄存器 是 periodically incremented 在 一个 比率 设置 用 这
20-位 ramp 比率 时钟 (150 mhz 最大).
forty-第八-位 delta 频率 寄存器
—is 编写程序
和 一个 48-位 频率 tuning 文字 那 是 输入 至 这 48-位
阶段 accumulator (accu 2) 和 确定 这 输出fre-
quency 的这 dds 在 这 单独的-声调 模式. 当 ramped-fsk
或者 chirp 是 选择, 这个 寄存器 是 sent 至 一个数字的 adder 在哪里
它 是 summed 和 这 输出 的 accu 1 在之前 正在 输入
至 accu 2. 因此, 这 信号 sent 至 accu 2 将 是
也 静态的 或者 changing 在 一个 比率 的 向上 至 150 million 48-位
频率 tuning words 每 第二.
电源-向下
—several 单独的 stages, 当 不 需要,
能 是 powered 向下 至 减少 电源 消耗量 通过 这
程序编制 寄存器 当 安静的 维持 符合实际 的
desired stages. 这些 stages 是 identified 在 这 寄存器 布局
表格, 地址 1d 十六进制. 电源-向下 是 达到 用 设置 这
specified 位 至 逻辑 高. 一个 逻辑 低 indicates 那 这 stages 是
powered 向上.
此外, 和 perhaps 大多数 significantly, 二 intensely 数字的
stages, 这 inverse sinc filters 和 这 数字的 乘法器 stages,
能 是 绕过 至 达到 significant 电源 减少 通过
程序编制 的 这 控制 寄存器 在 地址 20 十六进制. 又一次,
逻辑 高 将 导致 这 平台 至 是 绕过. 的 particular
重要 是 这 inverse sinc filter 作 这个 平台 消费 一个
significant 数量 的 电源.
一个 全部 电源-向下 occurs 当 所有 四
PD
位 在 控制
寄存器 1d 十六进制 是 设置 至 逻辑 高. 这个 减少 电源
消耗量 至 大概 10 mw (3 毫安).
主控 重置
—logic 高 起作用的, 必须 是 使保持 高 为 一个
最小 的 10 系统 时钟 循环. 这个 导致 这 communi-
cations 总线 至 是 initialized 和 负载 default 值 列表 在 这
表格 v.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com