首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251863
 
资料名称:AD9854AST
 
文件大小: 433.48K
   
说明
 
介绍:
CMOS 300 MHz Quadrature Complete-DDS
 
 


: 点此下载
  浏览型号AD9854AST的Datasheet PDF文件第25页
25
浏览型号AD9854AST的Datasheet PDF文件第26页
26
浏览型号AD9854AST的Datasheet PDF文件第27页
27
浏览型号AD9854AST的Datasheet PDF文件第28页
28

29
浏览型号AD9854AST的Datasheet PDF文件第30页
30
浏览型号AD9854AST的Datasheet PDF文件第31页
31
浏览型号AD9854AST的Datasheet PDF文件第32页
32
浏览型号AD9854AST的Datasheet PDF文件第33页
33
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9854
–29–
rev. 0
操作指南 字节
这 操作指南 字节 包含 这 下列的 信息.
表格 viii. 操作指南 字节 信息
MSBD6 D5D4 D3 D2D1LSB
r/
W
XXXA3A2A1A0
R
/
W
—bit 7 的 这 操作指南 字节 确定 whether 一个 读 或者
写 数据 转移 将 出现 之后 这 操作指南 字节 写.
逻辑 高 indicates 读 运作. 逻辑 零 indicates 一个 写
运作.
位 6, 5, 和 4 的 这 操作指南 字节 是 don’t 小心.
a3, a2, a1, a0—bits 3, 2, 1, 0 的 这 操作指南 字节 决定
这个 寄存器 是 accessed 在 这 数据 转移 portion 的 这
communications 循环. 看 表格 viii 为 寄存器 地址 详细信息.
串行 接口 端口 管脚 描述
SCLK
串行 时钟 (管脚 21). 这 串行 时钟 管脚 是 使用 至 同步
数据 至 和 从 这 ad9854 和 至 run 这 内部的 状态
毫安chines. sclk 最大 频率 是 10 mhz.
CS
碎片 选择 (管脚 22). 起作用的 低 输入 那 准许 更多 比
一个 设备 在 这 一样 串行 communications 线条. 这 sdo
和 sdio 管脚 将 go 至 一个 高 阻抗 状态 当 这个
输入 是 高. 如果 驱动 高 在 任何 communications 循环,
那 循环 是 suspended 直到
CS
是 reactivated 低. 碎片 选择
能 是 系 低 在 系统 那 维持 控制 的 sclk.
SDIO
串行 数据 i/o (管脚 19). 数据 是 总是 写 在 这 ad9854
在 这个 管脚. 不管怎样, 这个 管脚 能 是 使用 作 一个 双向的
数据 线条. 这 configuration 的 这个 管脚 是 控制 用 位 0 的
寄存器 地址 20h. 这 default 是 逻辑 零, 这个 configures
这 sdio 管脚 作 双向的.
SDO
串行 数据 输出 (管脚 18). 数据 是 读 从 这个 管脚 为 proto-
cols 那 使用 独立的 线条 为 transmitting 和 接到 数据.
在 这 情况 在哪里 这 ad9854 运作 在 一个 单独的 双向的
i/o 模式, 这个 管脚 做 不 输出 数据 和 是 设置 至 一个 高
阻抗状态.
io 重置
同步 i/o 端口 (管脚 17). synchronizes 这 i/o 端口 状态
machines 没有 影响 这 addressable 寄存器 内容.
一个 起作用的 高 输入 在 io 重置 管脚 导致 这 电流 commu-
nication 循环 至 terminate. 之后 io 重置 returns 低 (逻辑
0) 另一 交流 循环 将 begin, 开始 和 这
操作指南字节 写.
注释 在 串行 端口 运作
这 ad9854 串行 端口 configuration 位 reside 在 位 1 和 0
的 寄存器 地址 20h. 它 是 重要的 至 便条 那 这 configura-
tion 改变
立即
在之上 一个 有效的 i/o 更新. 为 multibyte
transfers, writing 这个 寄存器 将 出现 在 这 middle 的 一个
交流 循环. 小心 必须 是 带去 至 compensate 为
这个 新 configuration 为 这 remainder 的 这 电流 commu-
nication 循环.
这 系统 必须 维持 同步 和 这 ad9854 或者
这 内部的 控制 逻辑 将 不 是 能 至 认识 更远
说明.为 例子, 如果 这 系统 发送 这 操作指南 至
写 一个 2-字节 寄存器, 然后 脉冲 这 sclk 管脚 为 一个 3-字节
寄存器 (24 额外的 sclk rising edges), 交流
synchronization 是 lost. 在 这个 情况, 这 first 16 sclk rising edges
之后 这 操作指南 循环 将 合适的 写 这 first 二 数据
字节 在 这 ad9854, 但是 这 next 第八 rising sclkedges
是 interpreted 作 这 next 操作指南 字节, 不 这 final 字节
的 这 previous 交流 循环.
在 这 情况 在哪里 同步 是 lost 在 这 系统 和
这 ad9854, 这 io 重置 管脚 提供 一个 意思 至 reestablish
同步 没有 reinitializing 这 全部 碎片. asserting
这 io 重置 管脚 (起作用的 高) resets 这 ad9854 串行 端口 状态
机器, terminating 这 电流 io 运作 和 putting 这
设备 在 一个 状态 在 这个 这 next 第八 sclk rising edges
是 理解 至 是 一个 操作指南 字节. 这 同步 io 管脚
必须 是 deasserted (低) 在之前 这 next 操作指南 字节 写 能
begin. 任何 信息 那 had 被 写 至 这 ad9854
寄存器 在 一个 有效的 交流 循环 较早的 至 丧失 的
同步 将 仍然是 intact.
CS
SCLK
SDIO
t
t
DSU
t
SCLKPWH
t
SCLKPWL
t
SCLK
t
DHLD
T
T
SCLK
T
DSU
T
SCLKPWH
30ns
100ns
30ns
40ns
T
SCLKPWL
T
DHLD
40ns
0ns
图示 53. 定时 图解 为 数据 写 至 ad9854
t
DV
T
DV
30ns 数据 有效的 时间
图示 54. 定时 图解 为 读 从 ad9854
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com