首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251863
 
资料名称:AD9854AST
 
文件大小: 433.48K
   
说明
 
介绍:
CMOS 300 MHz Quadrature Complete-DDS
 
 


: 点此下载
  浏览型号AD9854AST的Datasheet PDF文件第31页
31
浏览型号AD9854AST的Datasheet PDF文件第32页
32
浏览型号AD9854AST的Datasheet PDF文件第33页
33
浏览型号AD9854AST的Datasheet PDF文件第34页
34

35
浏览型号AD9854AST的Datasheet PDF文件第36页
36
浏览型号AD9854AST的Datasheet PDF文件第37页
37
浏览型号AD9854AST的Datasheet PDF文件第38页
38
浏览型号AD9854AST的Datasheet PDF文件第39页
39
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9854
–35–
rev. 0
evaluation 板
一个 evaluation 板 是 有 那 支持 这 ad9854 dds
设备. 这个 evaluation 板 组成 的 一个 pcb, 软件, 和
必备资料 至 facilitate bench 分析 的 这 效能 的
这 ad9854 设备. 它 是 推荐 那 用户 的 这 ad9854
familiarize themselves 和 这 运作 和 效能
能力 的 这 设备 和 这 evaluation 板. 这 evaluation
板 应当 也 是 使用 作 一个 pcb 涉及 设计 至 确保
最佳的 动态 效能 从 这 设备.
运行 说明
至 assist 在 恰当的 placement 的 这 管脚-标头 shorting-跳越者,
这 说明 将 谈及 至 方向 (left, 正确的, 顶, bottom)
作 好 作 标头 管脚 至 是 短接. 管脚 #1 为 各自 三 管脚-
标头 有 被 marked 在 这 pcb 相应的 和 这
图式 图解. 当 下列的 这些 说明, 位置
这 pcb 所以 那 这 text 能 是 读 从 left 至 正确的. 这
板 是 运输 和 这 管脚-标头 configuring 这 板
作 跟随:
1. refclk 为 这 ad9854 是 configured 作 差别的. 这
差别的 时钟 信号 是 提供 用 这 100lvel16
差别的 接受者.
2. 输入 时钟 为 这 100lvel16 是 单独的-结束 通过 j5. 这个
信号 将 是 3.3 v cmos 或者 一个 2 v p-p sine 波 有能力 的
驱动 50
(r8).
3. 两个都 dac 输出 从 这 ad9854 是 routed 通过
这 二 120 mhz elliptical lp filters 和 它们的 输出 con-
nected 至 j3 (q) 和 j4 (i).
4. 这 板 是 设置 向上 为 软件 控制 通过 这 printer 端口
连接器.
5. configured 为 ad9854 运作.
加载 这 软件
从 这 cd 面向 这 host pc’s hard disk.
仅有的 windows 9x 和 nt 运行 系统 是 supported.
连接 一个 printer 缆索 从 这 pc 至 这 ad9854 evaluation
板 printer 端口 连接器 labeled “j11.”
连结 电源
线 至 连接器 labeled “tb1” 使用 这 screw-
向下 terminals. 这个 是 一个 塑料 连接器 那 press-fits 在 一个
4-管脚 标头 焊接 至 这 板. 表格 ix 在下 显示 con-
nections 至 各自 管脚. dut = “device 下面 测试.”
表格 ix. 电源 (所需的)东西 为 dut 管脚
avdd 3.3 v dvdd 3.3 v vcc 3.3 v 地面
为 所有 dut 为 所有 dut 为 所有 其它 —for 所有
相似物 管脚 数字的 管脚 设备 设备
连结 refclk
那里 是 三 possibilities 至 choose 从:
1. 在-板 (但是 optional) 结晶 时钟 振荡器, y1.
insert 一个 适合的 3.3 v cmos 时钟 振荡器. 看 那
这 shorting 跳越者 在 w5 是 located 在 管脚 1 和 2 (这 left
二 管脚). 这个 routes 这 单独的-结束 振荡器 输出 至 一个
非常 高 速 “differential receiver” (这 mc100lvel16),
在哪里 这 信号 是 transformed 至 一个
差别的 pecl 输出
.
至 route 这 差别的 输出 信号 至 ad9854, 二 更多
switches 必须 是 configured. w9
必须 有 一个 shorting 跳越者
在 管脚 2 和 3 (这 正确的 二 管脚). 至 engage 这 differen-
tial clocking 模式 的 这 ad9854 w3
,
管脚 2 和 3 (这 正确的
二 管脚) 必须 是 连接 和 一个 shorting 跳越者.
2. 外部 差别的 时钟 输入, j5.
这个 是 的确 just 另一 单独的-结束 输入 那 将 是
routed 至 这 mc100lvel16 为 转换 至 差别的
pecl 输出. 这个 是 accomplished 用 attaching 一个 2 v p-p
时钟 或者 sine 波 源 至 j5. 便条 那 这个 是 一个 50
阻抗 要点 设置 用 r8. 这 输入 信号 将 是 交流-结合
和 然后 片面的 至 这 中心 切换 门槛 的 这
mc100lvel16. 位置 这 shorting 跳越者 的 w5
至 管脚
2 和 3 (这 正确的 二 管脚) 至 route 这 信号 在 j5 至 这
差别的 接受者 ic. 至 route 这 差别的 输出 信号
至 ad9854, 二 更多 switches 必须 是 configured. w9
必须
有 一个 shorting 跳越者 在 管脚 2 和 3 (这 正确的二 管脚).
至 engage 这 差别的 clocking 模式 的 这 ad9854
W3
,
管脚 2 和 3 (这 正确的 二 管脚) 必须 是 连接
和 一个 shorting 跳越者.
3. 外部 单独的-结束 时钟 输入, j7
.
这个 模式 bypasses 这 mc100lvel16 和 直接地 驱动
这 ad9854 和 your 涉及 时钟. 连结 一个 50
, 2 v p-p
sine 源 那 是 直流 补偿 至 1.65 v, 或者 一个 50
cmos-水平的
时钟 源 至 j7. 除去 这 shorting 跳越者 从 w5
altogether 至 制造 确实 那 这 设备 (u3) 是 不 toggling
或者 自-oscillating. 设置 这 shorting 跳越者 在 w9
在 管脚
1 和 2 (这 left 二 管脚) 至 route 这 refclk 信号 从
j7 至 管脚 69 的 这 ad9854. 最终ly, 设置 这 shorting jumper 在
w3 至 管脚 1 和 2 (这 left 二 管脚) 至 放置 这 ad9854 在
这 单独的-结束 时钟 模式.
regardless 的 这 origination, 这 信号 arriving 在 这 ad9854
是 called 这 涉及 时钟. 如果 你 choose 至 engage 这
在-碎片 refclk 乘法器, 这个 信号 是 这 涉及时钟
为 这 refclk multiplier 和 这 refclk乘法器 输出
变为 这
系统 时钟. 如果 你 choose 至 绕过 这
refclk multiplier, 这 涉及 时钟 那 你 有 有提供的
是 直接地 运行 这 ad9854 和 是, 因此, 这 系统
时钟.
三-状态 控制 或者 转变 标头 w11, w12, w14, 和
w15 必须 是 短接 至 准许 这 提供 软件 至 控制
这 ad9854 evaluation 板 通过 这 printer 端口 连接器 j11.
如果 程序编制 的 这 ad9854 是 不 至 是 提供 用 这 host
pc 通过 这 adi 软件, 然后 标头 w11, w12, w14, 和 w15
应当 是 opened (shorting 跳越者 移除). 这个 effectively
detaches 这 pc 接口 和 准许 这 40-管脚 标头, j10, 至
假设 控制 没有 总线 contention. 输入 信号 在 j10 going
至 这 ad9854 应当 是 3.3 v cmos 逻辑 水平.
低-通过 过滤 测试
这 目的 的 2-管脚 标头 w7 和 w10 (有关联的 和 j1
和 j2) 是 至 准许 这 二 50
, 120 mhz filters 至 是 测试
在 pcb 组装 没有 干扰 从 其它 电路系统
连结 至 这 filter 输入.
正常情况下, 一个 shorting 跳越者 将 是
连结 至 各自 标头 至 准许 这 dac 信号 至 是 routed 至 这
filters.
如果 这 用户 wishes 至 测试 这 filters, 这 shorting 跳越者
在 w7 和 w10 应当 是 移除 和 50
测试 信号 应用
在 j1 和 j2 输入 至 这 50
elliptic filters. 用户 应当 谈及
至 图示 62 和 这 下列的 sections 至 合适的 位置 这
remaining shorting 跳越者.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com