AD9854
–36–
rev. 0
observing 这 unfiltered iout1 和 这 unfiltered iout2
dac 信号
这个 准许 这 viewer 至 注意到 这 unfiltered dac 输出 在
j2 (这 “i” 信号) 和 j1 (这 “q” 信号). 这 程序 在下
simply routes 这 二 50
Ω
terminated 相似物 dac 输出 至
这 bnc 连接器 和 disconnects 任何 其它 电路系统. 这
“raw”dac 输出 将 是 一个 序列 的 quantized (stepped) 输出
水平. 这 default 10 毫安 输出 电流 将 开发 一个 0.5 v p-p
信号 横过 这 在-板 50
Ω
末端. 当 连接
至 一个 外部 50
Ω
输入, 这 dac 将 因此 开发 0.25 v p-p
预定的 至 这 翻倍 末端.
1. 安装 shorting 跳越者 在 w7 和 w10.
2. 除去 shorting 跳越者 在 w16.
3. 除去 shorting 跳越者 从 3-管脚 标头 w1.
4. 安装 shorting 跳越者 在 管脚 1 和 2 (bottom 二 管脚) 的
3-管脚 标头 w4.
observing 这 filtered iout1 和 这 filtered iout2
这个 准许 viewer 至 注意到 这 filtered i 和 q dac 输出
在 j4 (这 “i” 信号) 和 j3 (这 “q” 信号). 这个 places 这
50
Ω
(输入 和 输出 z) 低-通过 filters 在 这 i 和 q dac
pathways 至 除去 images 和 aliased 和声学 和 其它
spurious 信号 在之上 这 直流 至 大概 120 mhz 带宽-
通过. 这些 信号 将 呈现 作 nearly pure sine waves 和
exactly 90 degrees 输出-的-阶段 和 各自 其它. 这些 filters
是 设计 和 这 assumption 那 这 系统 时钟 速 是
在 或者 near 最大 (300 mhz). 如果 这 系统 时钟 使用 是
更 较少 比 300 mhz, 为 例子 200 mhz, unwanted dac
产品 其它 比 这 基本的 信号 将 是 passed 用 这
低-通过 filters.
1. 安装 shorting 跳越者 在 w7 和 w10.
2. 安装 shorting 跳越者 在 w16.
3. 安装 shorting 跳越者 在 管脚 1 和 2 (bottom 二 管脚) 的
3-管脚 标头 w1.
4. 安装 shorting 跳越者 在 管脚 1 和 2 (bottom 二 管脚) 的
3-管脚 标头 w4.
5. 安装 shorting 跳越者 在 管脚 1 和 2 (顶 二 管脚) 的 3-
管脚 标头 w2 和 w8.
observing 这 filtered i
输出
和 这 filtered i
输出
B
这个 准许 viewer 至 注意到 仅有的 这 filtered “i” dac 输出
在 j4 (这 “true” 信号) 和 j3 (这 “complementary” 信号).
这个 places 这 120 mhz 低 通过 filters 在 这 真实 和 comple-
mentary 输出 paths 的 这 i dac 至 除去 images 和 aliased
和声学 和 其它 spurious 信号 在之上 大概
120 mhz. these 信号 将 呈现 作 nearly pure sine waves
和 exactly 180 degrees 输出-的-阶段 和 各自 其它. 又一次, 如果
这 系统时钟 使用 是更 较少 比 300 mhz, 为 例子
200 mhz, 然后 unwanted dac 产品 其它 比 这 funda-
mental 信号 将 是 passed 用 这 低-通过 filters.
1. 安装 shorting 跳越者 在 w7 和 w10.
2. 安装 shorting 跳越者 在 w16.
3. 安装 shorting 跳越者 在 管脚 2 和 3 (顶 二 管脚) 的 3-
管脚 标头 w1.
4. 安装 shorting 跳越者 在 管脚 2 和 3 (顶 二 管脚) 的 3-
管脚 标头 w4.
5. 安装 shorting 跳越者 在 管脚 1 和 2 (顶 二 管脚) 的 3-
管脚 标头 w2 和 w8.
至 连接 这 高-速 比较器 至 这 dac 输出 sig-
nals choose 也 这 quadrature filtered 输出 configuration
或者 这 complementary filtered 输出 configuration 作 概述
在之上. follow 步伐 1 通过 4 在之上, 为 这 desired filtered
configuration. 步伐 5 在下 将 reroute 这 filtered 信号 away
从它们的 connectors (j3 和 j4) 和 连接 它们 至 这 100
Ω
configured comparator 输入. 这个 configures 这 比较器
为 差别的 输入 没有 控制 的 这 比较器 输出
职责 循环. 这比较器 输出 职责 循环 应当 是 approxi-
mately 50% 在这个 configuration.
5. 安装 shorting 跳越者 在 管脚 2 和 3 (bottom 二 管脚) 的
3-管脚 标头 w2 和 w8.
用户 将 elect 至 改变 这 r
设置
电阻, r2 从 3.9 k
Ω
至
2 k
Ω
至 得到 一个 更多 强健的 信号 在 这 比较器 输入. 这个
将 decrease jitter 和 扩展 比较器 运行 范围. 这个
能 是 accomplished 用 焊接 一个 第二 3.9 k
Ω
碎片 电阻
在 并行的 和 这 提供 r2.
连接 这 高-速 比较器 在 一个 单独的-结束
Configuration
这个 将 准许 职责 循环 或者 脉冲波 宽度 控制 和 需要 那 一个
直流 门槛 电压 是 呈现 在 一个 的 这 比较器 输入.
你 将 供应 这个 电压 使用 这 “q dac” 用 configuring
它 作 一个 控制 dac 在 软件 或者 用 removing 这 shorting 跳越者
在 2-管脚 标头 w6. 一个 12-位, twos-complement 值 是 写
至 这 q-dac 寄存器 那 将 设置 这 iout2 输出 至 一个 静态的
直流 水平的. 容许的 hexadecimal 值 是 7ff (最大) 至
800 (最小) 和 所有 0s 正在 midscale. 这 iout1 频道
将 continue 至 输出 一个 filtered sine 波 编写程序 用 这
用户. 这些 二 信号 是 routed 至 这 比较器 输入
使用 w2 和 w8 3-管脚 标头 switches. 这 configuration
描述 在之上 entitled “observing 这 filtered i
输出
和 这
filtered i
OUTB
”
必须 是 使用. follow 步伐 1 通过 4 和
然后 这 下列的 步伐 5:
5. 安装 shorting 跳越者 在 管脚 2 和 3 (bottom 二 管脚) 的
3-管脚 标头 w2 和 w8.
用户 应当 elect 至 改变 这 r
设置
电阻 从 3900
Ω
至
1950
Ω
至 得到 一个 更多 强健的 信号 在 这 比较器 输入.
这个 将 decrease jitter 和 扩展 比较器 运行 范围.
用户 能 accomplish 这个 用 焊接 一个 第二 3.9 k
Ω
碎片
电阻 在 并行的 和 这 提供 r2.