AD9854
–9–
rev. 0
计算数量 8–11 显示 这 trade-止 在 提升 噪音 floor, 增加 阶段 噪音, 和 occasional 分离的 spurious活力 当 这
内部的 refclk 乘法器 电路 是 engaged. plots 和 宽 (1 mhz) 和 narrow (50 khz) spans 是 shown.
0
中心 39.1mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
100khz/ span 1mhz
图示 8. narrowband sfdr, 39.1 mhz, 1 mhz bw,
300 mhz extclk 和 refclk 乘以 绕过
0
中心 39.1mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
5khz/ span 50khz
图示 9. narrowband sfdr, 39.1 mhz, 50 khz bw,
300 mhz extclk 和 refclk 乘法器 绕过
0
中心 39.1mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
100khz/ span 1mhz
图示 10. narrowband sfdr, 39.1 mhz, 1 mhz bw,
30 mhz extclk 和 refclk 乘以 = 10
×
0
中心 39.1mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
5khz/ span 50khz
图示 11. narrowband sfdr, 39.1 mhz, 50 khz bw,
30 mhz extclk/refclk 乘法器 = 10
×
计算数量 12 和 13 s如何 这 slight 增加 在噪音 floor 两个都 和 和 没有 这 pll 当 slower 时钟 speeds 是 使用 至 generate
这 一样 基本的 频率, 那 是, 和 一个 100 mhz时钟 作 opposed 至 一个 300 mhz 时钟 在 计算数量 10 和 12.
0
中心 39.1mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
5khz/ span 50khz
图示 12. narrowband sfdr, 39.1 mhz, 50 khz bw,
100 mhz extclk 和 refclk 乘法器 绕过
0
中心 39.1mhz
–10
–20
–30
–40
–50
–60
–70
–80
–90
–100
5khz/ span 50khz
图示 13. narrowband sfdr, 39.1 mhz, 50 khz bw,
10 mhz extclk 和 refclk 乘法器 = 10
×