首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251942
 
资料名称:AD9985KSTZ-140
 
文件大小: 349.88K
   
说明
 
介绍:
110 MSPS/140 MSPS Analog Interface for Flat Panel Displays
 
 


: 点此下载
  浏览型号AD9985KSTZ-140的Datasheet PDF文件第10页
10
浏览型号AD9985KSTZ-140的Datasheet PDF文件第11页
11
浏览型号AD9985KSTZ-140的Datasheet PDF文件第12页
12
浏览型号AD9985KSTZ-140的Datasheet PDF文件第13页
13

14
浏览型号AD9985KSTZ-140的Datasheet PDF文件第15页
15
浏览型号AD9985KSTZ-140的Datasheet PDF文件第16页
16
浏览型号AD9985KSTZ-140的Datasheet PDF文件第17页
17
浏览型号AD9985KSTZ-140的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9985
rev. 0 | 页 14 的 32
频率 (mhz)
14
12
0
0
pixel 时钟 jitter (p-p) (%)
10
8
6
4
2
10 20 30 40 50 60 70 80 90 100 110 120 130 140 150
04799-0-007
图示 7. pixel 时钟 jitter vs. 频率
这 pll 特性 是 决定 用 这 循环 过滤 设计,
用 这 pll 承担 打气 电流, 和 用 这 vco 范围 设置.
这 循环 过滤 设计 是 illustrated 在 图示 8. 推荐
settings 的 vco 范围 和 承担 打气 电流 为 vesa
标准 显示 模式 是 列表 在 表格 9.
C
P
0.0082
µ
F
C
Z
0.082
µ
F
R
Z
2.7k
FILT
PV
D
04799-0-008
图示 8. pll 循环 过滤 detail
四 可编程序的 寄存器 是 提供 至 优化 这
效能 的这 pll:
1.
这 12-位 divisor 寄存器. 这 输入 hsync 发生率
范围 从 15 khz 至 110 khz. 这 pll multiplies 这
频率 的 这 hsync 信号, producing pixel 时钟
发生率 在 这 范围 的 12 mhz 至 110 mhz. 这
divisor 寄存器 控制 这 精确的 multiplication 因素.
这个 寄存器 将 是 设置 至 任何 值 在 221 和 4095.
(这 分隔 比率 那 是 的确 使用 是 这 编写程序
分隔 比率 加 一个.)
2.
这 2-位 vco 范围 寄存器. 至 改进 这 噪音
效能 的 这 ad9985, 这 vco 运行 频率
范围 是 分隔 在 三 overlapping regions. 这 vco
范围 寄存器 sets 这个 运行 范围. 表格 6 lists 这
频率 范围 为 这 最低 和 最高的 regions.
表格 6. vco 频率 范围
pixel 时钟 范围 (mhz)
PV1 PV0 AD9985KSTZ AD9985BSTZ
0 0 12–32 12–30
0 1 32–64 30–60
1 0 64–110 60–110
1 1 110–140
3.
这 3-位 承担 打气 电流 寄存器. 这个 寄存器
准许 这 电流 那 驱动 这 低-通过 循环 过滤 至 是
varied. 这 可能 电流 值 是 列表 在 表格 7.
表格 7. 承担 打气 电流/控制 位
Ip2 Ip1 Ip0 电流 (µa)
0 0 0 50
0 0 1 100
0 1 0 150
0 1 1 250
1 0 0 350
1 0 1 500
1 1 0 750
1 1 1 1500
4.
这 5-位 阶段 调整 寄存器. 这 阶段 的 这 gen-
erated 抽样 时钟 将 是 shifted 至 locate 一个 最佳的
抽样 要点 在里面 一个 时钟 循环. 这 阶段 调整
寄存器 提供 32 阶段-变换 步伐 的 11.25° 各自. 这
hsync 信号 和 一个 完全同样的 阶段 变换 是 有
通过 这 hsout 管脚.
这 coast 管脚 是 使用 至 准许 这 pll 至 continue 至
run 在 这 一样 频率, 在 这 absence 的 这 新当选的
hsync 信号 或者 在 干扰 在 hsync (此类 作
equalization 脉冲). 这个 将 是 使用 在 这 vertical
同步 时期, 或者 任何 其它 时间 那 这 hsync 信号 是
无法得到. 这 极性 的 这 coast 信号 将 是 设置
通过 这 coast 极性 寄存器. 也, 这 极性 的 这
hsync 信号 将 是 设置 通过 这 hsync 极性
寄存器. 如果 不 使用 自动 极性 发现, 这
hsync 和 coast 极性 位 应当 是 设置 至 相一致 这
各自的 polarities 的 这 输入 信号.
电源 管理
这 ad9985 使用 这 activity 发现 电路, 这 起作用的 接口
位 在 这 串行 总线, 这 起作用的 接口 override 位, 和 这
电源-向下 位 至 决定 这 准确无误的 电源 状态. 那里 是
三 电源 states—full-电源, seek 模式, 和 电源-向下.
表格 8 summarizes 如何 这 ad9985 确定 what 电源
模式 至 是 在 和 这个 电路系统 是 powered 开关 在 各自 的
这些 模式. 这 电源-向下 command 有 priority 在 这
自动 电路系统.
表格 8. 电源-向下 模式 描述
模式
输入
电源-向下
1
同步
发现
2
powered 在 或者
Comments
全部-
电源
1 1 Everything
Seek
模式
1 0
串行 总线, 同步
activity 发现, sog,
带宽 间隙 涉及
电源-
向下
0 X
串行 总线, 同步
activity 发现, sog,
带宽 间隙 涉及
1
电源-向下 是 控制 通过 位 1 在 串行 总线 寄存器 0fh.
2
同步 发现 是 决定 用 或者’ing 位 7, 4, 和 1 在 串行 总线
寄存器 14h.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com