首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251942
 
资料名称:AD9985KSTZ-140
 
文件大小: 349.88K
   
说明
 
介绍:
110 MSPS/140 MSPS Analog Interface for Flat Panel Displays
 
 


: 点此下载
  浏览型号AD9985KSTZ-140的Datasheet PDF文件第11页
11
浏览型号AD9985KSTZ-140的Datasheet PDF文件第12页
12
浏览型号AD9985KSTZ-140的Datasheet PDF文件第13页
13
浏览型号AD9985KSTZ-140的Datasheet PDF文件第14页
14

15
浏览型号AD9985KSTZ-140的Datasheet PDF文件第16页
16
浏览型号AD9985KSTZ-140的Datasheet PDF文件第17页
17
浏览型号AD9985KSTZ-140的Datasheet PDF文件第18页
18
浏览型号AD9985KSTZ-140的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9985
rev. 0 | 页 15 的 32
表格 9. 推荐 vco 范围 和 承担 打气 电流 settings 为 标准 显示 formats
ad9985kstz ad9985bstz
标准
模式 决议
Refresh
比率 (hz)
Horizontal
频率 (khz)
pixel 比率
(mhz)
PLL
Div
vcornge 电流 vcornge 电流
VGA 640 × 480 60 31.5 25.175 799 00 110 00 011
72 37.7 31.500 835 00 110 01 010
75 37.5 31.500 841 00 110 01 010
85 43.3 36.000 831 01 100 01 010
SVGA 800 × 600 56 35.1 36.000 1025 01 100 01 010
60 37.9 40.000 1055 01 100 01 011
72 48.1 50.000 1039 01 101 01 100
75 46.9 49.500 1055 01 101 01 100
85 53.7 56.250 1047 01 101 01 101
XGA 1024 × 768 60 48.4 65.000 1343 10 101 10 011
70 56.5 75.000 1327 10 100 10 011
75 60.0 78.750 1313 10 100 10 011
80 64.0 85.500 1335 10 101 10 100
85 68.3 94.500 1383 10 101 10 100
SXGA 1280 × 1024 60 64.0 108.000 1687 10 110 10 101
75 80.0 135.000 1687 11 110
tv 模式
480i 720 × 480 60 15.75 13.51 857 00 011 00 011
480p 720 × 483 60 31.47 27.00 857 00 110 00 011
720p 1280 × 720 60 45.0 74.25 1649 10 100 10 011
1080i 1920 × 1080 60 33.75 74.25 2199 10 100 10 011
定时
这 下列的 定时 图解 显示 这 运作 的 这
ad9985.
这 输出 数据 时钟 信号 是 创建 所以 那 它的 rising 边缘
总是 occurs 在 数据 transitions 和 能 是 使用 至 获得
这 输出 数据 externally.
那里 是 一个 pipeline 在 这 ad9985, 这个 必须 是 flushed 在之前
有效的 数据 变为 有. 这个 意思 那 四 数据 sets 是
提交 在之前 有效的 数据 是 有.
t
t
循环
t
SKEW
DATACK
数据
HSOUT
04799-0-009
图示 9. 输出 定时
hsync 定时
horizontal 同步 (hsync) 是 processed 在 这 ad9985 至
eliminate ambiguity 在 这 定时 的 这 leading 边缘 和
遵守 至 这 阶段-delayed pixel 时钟 和 数据.
这 hsync 输入 是 使用 作 一个 涉及 至 发生 这 pixel
抽样 时钟. 这 抽样 阶段 能 是 调整, 和
遵守 至 hsync, 通过 一个 全部 360° 在 32 步伐 通过 这 阶段
调整 寄存器 (至 优化 这 pixel 抽样 时间). 显示
系统 使用 hsync 至 排整齐 记忆 和 显示 写 循环, 所以
它 是 重要的 至 有 一个 稳固的 定时 relationship 在
hsync 输出 (hsout) 和 数据 时钟 (datack).
三 things 发生 至 horizontal 同步 在 这 ad9985. 第一,
这 极性 的 hsync 输入 是 决定 和 将 因此 有 一个
知道 输出 极性. 这 知道 输出 极性 能 是
编写程序 也 起作用的 高 或者 起作用的 低 (寄存器 0eh,
位 5). 第二, hsout 是 排整齐 和 datack 和 数据
输出. 第三, 这 持续时间 的 hsout (在 pixel clocks) 是 设置
通过 寄存器 07h. hsout 是 这 同步 信号 那 应当 是 使用
至 驱动 这 rest 的 这 显示 系统.
coast 定时
在 大多数 计算机 系统, 这 hsync 信号 是 提供
continuously 在 一个 专心致志的 线. 在 这些 系统, 这 coast
输入 和 函数 是 unnecessary 和 应当 不 是 使用, 和
这 管脚 应当 是 permanently 连接 至 这 inactive 状态.
在 一些 系统, 不管怎样, hsync 是 disturbed 在 这
vertical 同步 时期 (vsync). 在 一些 具体情况, hsync 脉冲
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com