首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251942
 
资料名称:AD9985KSTZ-140
 
文件大小: 349.88K
   
说明
 
介绍:
110 MSPS/140 MSPS Analog Interface for Flat Panel Displays
 
 


: 点此下载
  浏览型号AD9985KSTZ-140的Datasheet PDF文件第13页
13
浏览型号AD9985KSTZ-140的Datasheet PDF文件第14页
14
浏览型号AD9985KSTZ-140的Datasheet PDF文件第15页
15
浏览型号AD9985KSTZ-140的Datasheet PDF文件第16页
16

17
浏览型号AD9985KSTZ-140的Datasheet PDF文件第18页
18
浏览型号AD9985KSTZ-140的Datasheet PDF文件第19页
19
浏览型号AD9985KSTZ-140的Datasheet PDF文件第20页
20
浏览型号AD9985KSTZ-140的Datasheet PDF文件第21页
21
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9985
rev. 0 | 页 17 的 32
十六进制
地址
写 和
读 或者
读 仅有的
Default
值 寄存器 名字 函数
03H
r/w
7:3 01******
位 [7:6] vco 范围. 选择 vco 频率 范围. (看 pll
描述.)
**001*** 位 [5:3] 承担 打气 current. varies 这 电流 那 驱动 这
低-通过 过滤. (看 pll 描述.)
04H
r/w
7:3 10000*** 阶段 调整 模数转换器 时钟 阶段 调整. 大值 意思 更多 延迟.
(1 lsb = t/32)
05H
r/w
7:0 10000000
Clamp
Placement
places 这 clamp 信号 一个 integer 号码 的 时钟 时期 之后 这
trailing 边缘 的 这 hsync 信号.
06H
r/w
7:0 10000000 clamp 持续时间 号码 的时钟 时期 那 这 clamp 信号 是 actively 夹紧.
07H
r/w
7:0 00100000
hsync 输出
Pulsewidth
sets 这 号码 的 pixel clocks 那 hsout 将 仍然是 起作用的.
08h r/w 7:0 10000000 red 增益
09h r/w 7:0 10000000 绿色 增益
0ah r/w 7:0 10000000 蓝 增益
控制 模数转换器 输入 范围 (contrast)的 各自 各自的 频道.
更好 值 给 较少 contrast.
0bh r/w 7:1 1000000* red 补偿
0ch r/w 7:1 1000000* 绿色 补偿
0dh r/w 7:1 1000000* 蓝 补偿
控制 直流 补偿 (明亮) 的 各自 各自的 频道. 更好
值 decrease 明亮.
0EH
r/w
7:0 0******* 同步 控制
位 7 – hsync 极性 override. (逻辑0 = 极性 决定 用 碎片,
逻辑 1 = 极性 设置 用 位 6 在 寄存器 0eh.)
*1******
位 6 – hsync 输入 极性. 表明s 极性 的 新当选的 hsync 信号
至 这 pll. (逻辑 0 = 起作用的 低, 逻辑 1 = 起作用的 高.)
**0*****
位 5 – hsync 输出 极性. (逻辑0 = 逻辑 高 同步, 逻辑 1 =
逻辑 低 同步.)
***0****
位 4 – 起作用的 hsync override. 如果 设置 至逻辑 1, 这 用户 能 选择 这
hsync 至 是 使用 通过 位 3. 如果 设置至 逻辑 0, 这 起作用的 接口 是
选择 通过 位 6 在 寄存器 14h.
****0***
位 3 – 起作用的 hsync 选择. 逻辑 0 选择 hsync 作 这 起作用的 同步.
逻辑 1 选择 同步-在-绿色 作 这 起作用的 同步. 便条 那 这
表明 hsync 将 是 使用 仅有的 如果 位 4 是 设置 至 逻辑 1 或者 如果 两个都
syncs 是 起作用的. (位 1, 7 = 逻辑 1 在 寄存器 14h.)
*****0** 位 2 – vsync 输出 invert. (逻辑 1 = 非 invert, 逻辑 0 = invert.)
******0*
位 1 – 起作用的 vsync override. 如果 设置 至逻辑 1, 这 用户 能 选择 这
vsync 至 是 使用 通过 位 0. 如果 设置至 逻辑 0, 这 起作用的 接口 是
选择 通过 位 3 在 寄存器 14h.
*******0
位 0 – 起作用的 vsync 选择. 逻辑 0 选择 raw vsync 作 这 输出
vsync. 逻辑 1 选择 同步 独立的d vsync 作 这 output vsync. 便条
那 这 表明 vsync 将 是 使用 仅有的 如果 位 1 是 设置 至 逻辑 1.
0fh r/w 7:1 0*******
位 7 – clamp 函数. chooses 在 hsync 为 clamp 信号 或者
另一 外部 信号 至 是 使用为 夹紧. (逻辑 0 = hsync,
逻辑 1 = clamp.)
*1******
位 6 – clamp 极性. 有效的 仅有的 和 外部 clamp 信号. (逻辑 0 =
起作用的 高, 逻辑 1 选择 起作用的 低.)
**0*****
位 5 – coast 选择. 逻辑 0 选择 the coast 输入 管脚 至 是 使用 为
这 pll coast. 逻辑 1 选择 vsync 至 是 使用 为 这 pll coast.
***0****
位 4 – coast 极性 override. (逻辑0 = 极性 决定 用 碎片,
逻辑 1 = 极性 设置 用 位 3 在 寄存器 0fh.)
****1***
位 3 – coast 极性. 选择 极性的 外部 coast 信号. (逻辑 0
= 起作用的 低, 逻辑 1 = 起作用的 高.)
*****1**
位 2 – seek 模式 override. (逻辑1 = 准许 低 电源 模式, 逻辑 0
= disallow 低 电源 模式.)
******1*
位 1 – pwrdn. 全部 碎片 电源-向下, 起作用的 低. (逻辑 0 = 全部 碎片
电源-向下, 逻辑 1 = 正常的.)
10h r/w 7:3 10111***
同步-在-绿色
门槛
同步-在-绿色 门槛. sets 这 电压 水平的 的 这 同步-在-绿色
slicer’s 比较器.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com