首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:253497
 
资料名称:DAC8501
 
文件大小: 321.81K
   
说明
 
介绍:
Low-Power, Rail-to-Rail Output, 16-Bit Serial Input DIGITAL-TO-ANALOG CONVERTER
 
 


: 点此下载
  浏览型号DAC8501的Datasheet PDF文件第8页
8
浏览型号DAC8501的Datasheet PDF文件第9页
9
浏览型号DAC8501的Datasheet PDF文件第10页
10
浏览型号DAC8501的Datasheet PDF文件第11页
11

12
浏览型号DAC8501的Datasheet PDF文件第13页
13
浏览型号DAC8501的Datasheet PDF文件第14页
14
浏览型号DAC8501的Datasheet PDF文件第15页
15
浏览型号DAC8501的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
DAC8501
12
SBAS212A
www.德州仪器.com
串行 接口
这 dac8501 有 一个 3-线 串行 接口 (
同步
, sclk, 和
D
), 这个 是 兼容 和 spi, qspi, 和 microwire 接口
standards 作 好 作 大多数 dsps, (看 这 串行 写 运作
定时 图解 为 一个 例子 的 一个 典型 写 sequence).
这 写 sequence begins 用 bringing 这
同步
线条 低, 数据
从 这 d
线条 是 clocked 在 这 24-位 变换 寄存器 在 这
下落 边缘 的 sclk. 这 串行 时钟 频率 能 是 作 高
作 30mhz, 制造 这 dac8501 兼容 和 高-速
dsps. 在 这 24th 下落 边缘 的 这 串行 时钟, 这 last 数据
位 是 clocked 在 和 这 编写程序 函数 是 executed (i.e., 一个
改变 在 dac 寄存器 内容 和/或者 一个 改变 在 这 模式 的
运作).
在 这个 要点, 这
同步
线条 能 是 保持 低 或者 brought 高.
在 也 情况, 它 必须 是 brought 高 为 一个 最小 的 33ns
在之前 这 next 写 sequence 所以 那 一个 下落 边缘 的
同步
能 initiate 这 next 写 sequence. 作 这
同步
缓存区 牵引
更多 电流 当 这
同步
信号 是 高 比 它 做 当
它 是 低,
同步
必须 是 idled 低 between 写 sequences
为 最低 电源 运作 的 这 部分; 作 提到 在之上, 它
必须 是 brought 高 又一次 just 在之前 这 next 写 sequence.
输入 变换 寄存器
这 输入 变换 寄存器 是 24 位 宽, 作 显示 在
图示 3. 这 第一 六 位 是
don
t cares
. 这 next 二 位 (pd1
和 pd0) 是 控制 位 那 控制 这个 模式 的 运作 这
部分 是 在 (正常的 模式 或者 任何 一个 的 三 电源-向下 模式):
那里 是 一个 更多 完全 描述 的 这 各种各样的 模式 在 这
电源-向下 模式 部分. 这 next 16 位 是 这 数据 位
这个 是 transferred 至 这 dac 寄存器 在 这 24th 下落 边缘
的 sclk.
同步 中断
在 一个 正常的 写 sequence, 这
同步
线条 是 保持 低 为 在
least 24 下落 edges 的 sclk 和 这 dac 是 updated 在 这
24th 下落 边缘. 不管怎样, 如果
同步
是 brought 高 在之前 这
24th 下落 边缘, 这个 acts 作 一个 中断 至 这 写 sequence.
当 这个 发生, 这 shift 寄存器 是 重置 和 这 写
sequence 是 seen 作 invalid. neither 一个 更新 的 这 dac
寄存器 内容 或者 一个 改变 在 这 运行 模式 occurs, 作
显示 在 图示 4.
XXXX XXPD1PD0D15D14D13D12D11D10D9D8D7D6D5D4D3D2D1D0
图示 3. 数据 输入 寄存器.
图示 4. 同步 中断 facility.
DB23
DB0
输出 放大器
这 输出 缓存区 放大器 是 有能力 的 generating 栏杆-至-栏杆
电压 在 它的 输出 这个 给 一个 输出 范围 的
0v 至 v
DD
; 它 是 有能力 的 驱动 一个 加载 的 2k
在 并行的 和
1000pf 至 地. 这 源 和 下沉 能力 的 这
输出 放大器 能 是 seen 在 这 典型 特性.
这 回转 比率 是 1v/
µ
s 和 一个 全部-规模 安排好 时间 的 8
µ
s
和 这 输出 unloaded.
这 反相的 输入 的 这 输出 放大器 是 brought 输出 至 这
V
FB
管脚 这个 准许 为 更好的 精度 在 核心的 applica-
tions 用 tying 这 v
FB
要点 和 这 放大器 输出 一起
直接地 在 这 加载. 其它 信号 conditioning 电路系统 将
也 是 连接 在 这些 点 为 明确的 applica-
tions.
乘以 模式 optimizations
这 dac8501 是 一个 版本 的 这 dac8531 优化 为
乘以 模式 在 一个 典型 带宽 的 向上 至 350khz,
这个 给 更好的 阶段 和 增益 效能.
二 aspects 的 这 dac8501 运作 是 影响 用 这
optimizations. 这 电阻 string 在 这 dac8531 是 discon-
nected 从 这 涉及 输入 当 电源-向下 模式 是
entered, 但是 在 这 dac8501, 这 电阻 string 持续 至
绘制 电流 从 这 涉及 输入 在 电源-向下
模式.
这 dac8501 有 slightly 不同的 补偿 特性
从 这 dac8531: 这 dac8501 将 输出 0v 为 这 第一
few hundred 代号, whereas 这 dac8531 典型地 有 far
更少的 此类 dead 代号 near 0. 补偿 和 增益 errors 是
量过的 从 代号 0200
H
为 两个都 设备, 所以 specifica-
tions 是 不 影响. 在 所有 其它 respects, 这 dac8531 和
dac8501 运作 相(恒)等.
乘以-模式 带宽 是 量过的 在 两个都 小-信号
和 全部-电源 水平. 带宽 在 全部-电源 振幅,
这个 是 典型地 64khz, 是 限制 用 这 1v/
µ
s 回转 比率 的
这 输出 放大器. 小-振幅 信号 那 做 不
导致 这 放大器 至 回转 是 bandlimited 用 这 输出
放大器 至 大概 350khz. 如果 这 设计 approaches
也 的 这些 限制, 这 dac8501 必须 是 测试 在 这
应用 至 确保 那 它 满足 这 需要 (所需的)东西.
CLK
同步
D
invalid 写 sequence:
同步 高 在之前 24th 下落 边缘
有效的 写 sequence: 输出 updates
在 这 24th 下落 边缘
DB23 DB0 DB23 DB0
24th 下落 边缘 24th 下落 边缘
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com