13
®
DAC7715
相似物 输出
当 v
SS
= –15v (双 供应 运作), 这 输出
放大器 能 摆动 至 在里面 4v 的 这 供应 围栏, 在
这 –40
°
c 至 +85
°
c 温度 范围. 和 v
SS
= 0v
(单独的-供应 运作), 这 输出 能 摆动 至 地面.
便条 那 这 安排好 时间 的 这 输出 运算 放大 将 是
变长 和 电压 非常 near 地面. 也, 小心 必须 是
带去 当 测量 这 零-规模 错误 当 v
SS
= 0v.
如果 这 输出 放大器 有 一个 负的 补偿, 这 输出
电压 将 不 改变 为 这 第一 few 数字的 输入 代号
(000
H
, 001
H
, 002
H
, 等.) 自从 这 输出 电压 不能
摆动 在下 地面.
在 这 负的 补偿 限制 的 –4lsb (–9.76mv), 为 这
单独的-供应 情况, 这 第一 指定 输出 开始 在 代号
004
H
.
涉及 输入
这 涉及 输入, v
REFL
和 v
REFH
, 能 是 任何 电压
在 v
SS
+ 4v 和 v
CC
– 4v 提供 那 v
REFH
是 在
least 1.25v 更好 比 v
REFL
. 这 最小 输出 的
各自 dac 是 equal 至 v
REFL
– 1lsb 加 一个 小 补偿
电压 (essentially, 这 补偿 的 这 输出 运算 放大). 这
最大 输出 是 equal 至 v
REFH
加 一个 类似的 补偿
电压. 便条 那 v
SS
(这 负的 电源 供应) 必须
也 是 连接 至 地面 或者 是 在 这 范围 的 –14.75v
至 –15.25v. 这 电压 在 v
SS
sets 一些 偏差 点
在里面 这 转换器. 如果 v
SS
是 不 在 一个 的 这些 二
配置, 这 偏差 值 将 是 在 错误 和 恰当的
运作 的 这 设备 是 不 有保证的.
这 电流 在 这 涉及 输入 取决于 在 这 dac
输出 电压 和 能 相异 从 一个 few microamps 至
标识 描述 最小值 典型值 最大值 单位
t
DS
数据 有效的 至 clk rising
25 ns
t
DH
数据 使保持 有效的 之后 clk rises
20 ns
t
CH
clk 高
30 ns
t
CL
clk 低
50 ns
t
CSS
cs 低 至 clk rising
55 ns
t
CSH
clk 高 至 cs rising
15 ns
t
LD1
loadreg 高 至 clk rising
40 ns
t
LD2
clk rising 至 loadreg 低
15 ns
t
LDRW
loadreg 低 时间
45 ns
t
LDDW
loaddacs 低 时间
45 ns
t
RSSH
resetsel 有效的 至 重置 低
25 ns
t
RSTW
重置 低 时间
70 ns
t
S
安排好 时间
10
µ
s
图示 4. dac7715 定时.
大概 3ma. 这 涉及 输入 呈现 作 一个 相异-
ing 加载 至 这 涉及. 如果 这 涉及 能 下沉 或者 源
这 必需的 电流, 一个 涉及 缓存区 是 不 必需的. 看
“reference 电流 vs code” 在 这 典型 效能
曲线.
这 相似物 供应 必须 来到 向上 在之前 这 涉及
电源 供应, 如果 它们 是 独立的. 如果 这 电源 供应 为
这 references 来到 向上 第一, 然后 这 v
CC
和 v
SS
供应
将 是 powered 从 这 涉及 通过 这 静电释放 保护
二极管 (看 页 4).
数字的 接口
图示 4 和 表格 i 提供 这 基本 定时 为 这
dac7715. 这 接口 组成 的 一个 串行 时钟 (clk),
串行 数据 (sdi), 一个 加载 寄存器 信号 (loadreg), 和 一个
表格 i. 定时 规格 (t
一个
= –40
°
c 至 +85
°
c).
A1
(msb) (lsb)
SDI
CLK
CS
LOADREG
A0 X X D11 D10 D9 D3 D2 D1 D0
SDI
CLK
LOADDACS
重置
V
输出
t
css
t
LD1
t
CL
t
CH
t
DS
t
DH
t
LD2
t
LDRW
t
LDDW
t
S
t
RSTW
t
RSSH
t
CSH
t
S
1 lsb
错误 带宽
1 lsb
错误 带宽
RESETSEL