应用 Hints
(持续)
cations 在哪里 这 DAC 是 使用 在 一个 持续的 反馈
控制 循环 和 是 驱动 用 一个 二进制的 updown counter 或者 在
函数 一代 电路 在哪里 一个 只读存储器 是 continuously
供应 DAC data
仅有的 这 DAC1208 DAC1209 DAC1210 设备 能 有
所有 12 输入 流动-through Simply grounding CS
WR1 WR2
和 XFER 和 tying 字节 1Byte 2 高 准许 两个都 内部的
寄存器 至 follow 这 应用 数字的 输入 (流动-通过)
和 直接地 影响 这 DAC 相似物 output
17 地址 解码 Tips
它 是 可能 至 编排 这 微观的-dacs 在 系统 只读存储器
空间 至 准许 更多 效率高的 使用 的 存在 地址 decod-
ing hardware 这 DAC 在 效应 能 share 这 一样 ad-
dresses 的 任何 号码 的 只读存储器 locations 这 只读存储器 输出
将 仅有的 是 使能 用 一个 读 的 它的 地址 (gated 用 这
系统 读 strobe) 和 这 DAC 将 仅有的 接受 数据
那 是 写 至 这 一样 地址 (gated 用 这 系统
写 strobe)
这 字节 1Byte 2
控制 函数 能 容易地 是 发生
用 这 processor’s least 重大的 地址 位 (a0) 用 plac-
ing 这 DAC 在 二 consecutive 地址 locations 和 utiliz-
ing 翻倍-字节 写 说明 这个 automatically 在-
crement 或者 decrement 这 address 这 CS
和 XFER sig-
nals 能 然后 是 解码 从 这 remaining 地址 bits
小心 必须 是 带去 在 selecting 这 真实的 地址 使用
为 字节 1 的 这 DAC 至 阻止 一个 carry (作 一个 结果 的
incrementing 这 地址 为 字节 2) 从 propagating
通过 这 地址 文字 和 changing 任何 的 这 位 de-
coded 为 CS
或者 XFER
图示 5
显示 如何 至 阻止 这个
effect
这 一样 问题 能 出现 从 一个 borrow 当 一个 自动-
decremented 地址 是 used 但是 仅有的 如果 这 processor’s
地址 输出 是 inverted 在之前 正在 decoded
18 控制 信号 定时
当 接合 这些 微观的-dacs 至 任何 microproces-
sor 那里 是 二 重要的 时间 relationships 那 必须 是
考虑 至 insure 恰当的 operation 这 第一 是 这 迷你-
mum WR
strobe 脉冲波 宽度 这个 是 指定 作 320 ns 为
V
CC
e
114V 至 1575V 和 运作 在 temperature 但是
典型地 一个 脉冲波 宽度 的 仅有的 250 ns 是 adequate 一个 第二
仔细考虑 是 那 这 有保证的 最小 数据 支撑
时间 的 90 ns 应当 是 符合 或者 erroneous 数据 能 是
latched 这个 支撑 时间 是 定义 作 这 长度 的 时间 数据
必须 是 使保持 有效的 在 这 数字的 输入
之后
一个 qualified (通过
CS
)wrstrobe 制造 一个 低 至 高 转变 至 获得 这
应用 data
如果 这 controlling 设备 或者 系统 做 不 本质上 满足
这些 定时 规格 这 DAC 能 是 treated 作 一个 慢 mem-
ory 或者 附带的 和 utilize 一个 技巧 至 扩展 这 写
strobe 一个 简单的 extension 的 这 写 time 用 adding 一个
wait state 能 同时发生地 支撑 这 写 strobe 起作用的
和 数据 有效的 在 这 总线 至 satisfy 这 最小 WR
脉冲波
写 地址 位
循环
15 2 1
0
第一
01
(字节 1) 解码 至
第二 地址 DAC 1 0
(字节 2)
开始 和 一个 0 阻止 一个 carry 在 地址 incrementing
使用 作 字节 1Byte2
Control
图示 5
tlh5690-12
图示 6 Accommodating 一个 高 速 系统
X Y
9